E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA硬件设计
ARM服务器与X86服务器核心区别分析
ARM服务器与X86服务器核心区别分析一、架构设计与指令集差异指令集本质ARM:基于RISC(精简指令集),指令定长且简单,单周期执行效率高,
硬件设计
复杂度低,适合低功耗场景。
ARM2NCWU
·
2025-05-11 05:36
arm开发
服务器
运维
FPGA
:如何提高RTL编码能力?
要提升RTL(寄存器传输级)编码能力,需从
硬件设计
思维建立、典型电路建模、编码规范掌握、工具链应用和工程实践五个维度系统性训练。
InnoLink_1024
·
2025-05-11 00:08
FPGA
RTL设计
Verilog
fpga开发
硬件架构
(36)Verilog实现RAM【双端口】
(36)Verilog实现RAM【双端口】1.1目录1)目录2)
FPGA
简介3)VerilogHDL简介4)Verilog实现RAM【双端口】5)结语1.2
FPGA
简介
FPGA
(FieldProgrammableGateArray
宁静致远dream
·
2025-05-10 22:54
fpga开发
(195)
FPGA
编程:双端口RAM(一)
(195)
FPGA
编程:双端口RAM(一)1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)
FPGA
编程:双端口RAM(一);5)结束语。
宁静致远dream
·
2025-05-10 22:53
FPGA求职核心竞争力
fpga开发
artix 7
FPGA
上电启动速度慢的解决办法
解决方法:上电启动速度慢是因为
FPGA
生成的bit文件采用1-wire形式读取FLAS固件。
我是苹果,不是香蕉
·
2025-05-10 22:22
fpga
学习使用Vivado和SDK进行Xilinx ZYNQ
FPGA
开发 | (十二)Verilog程序设计举例 | 2023.11.6/星期一/天气晴
系列文章目录专栏系列文章:学习XilinxZYNQ
FPGA
开发文章目录系列文章目录摘要一、设计思路二、创建Verilog源文件三、编写Verilog源程序或门模块my_or2.v半加器模块h_adder.v
杨肉师傅
·
2025-05-10 15:39
学习Xilinx
ZYNQ
FPGA开发
学习
fpga开发
介绍服务器主板POWER ON的几个关键步骤和服务器主板上电的
硬件设计
要点
服务器主板POWERON关键步骤1.电源输入与分配服务器主板通过12V12V/5V5V/3.3V3.3V等多路电源输入,需经过DC-DC转换模块生成核心电压(如VCoreVCore)和外围电压(如VDDRVDDR)。电源分配需遵循严格的上电时序控制,例如:VAUX→VDDR→VCore→VIOVAUX→VDDR→VCore→VIO时序错误可能导致芯片闩锁效应1。2.电源完整性检测通过PMIC(电源
都给我
·
2025-05-10 11:09
fpga开发
c++ opencv编程实现暗通道图像去雾算法_「学术论文」基于
FPGA
的交通视频快速去雾系统的设计与实现...
摘要:针对雾天交通监控视频图像退化问题,提出了一种基于
FPGA
架构的雾天交通视频图像快速去雾系统。
weixin_39560002
·
2025-05-10 11:09
c++
FPGA
实战项目2———多协议通信控制器
1.多协议通信控制器模块(multi_protocol_controller)简要介绍这是整个设计的顶层模块,承担着整合各个子模块的重要任务,是整个系统的核心枢纽。它负责协调UART、SPI、I2C等不同通信协议模块以及DMA模块的工作,同时处理不同时钟域之间的信号交互,确保各个模块能够在不同的时钟环境下稳定、高效地协同工作。原理时钟管理:系统存在两个不同的时钟域,即系统时钟域(clk_sys)和
霖00
·
2025-05-09 20:59
fpga开发
嵌入式硬件
信号处理
单片机
经验分享
信息与通信
【
FPGA
开发】什么是Streaming流式传输?流式传输的最主要的设计思想是什么?
在数字系统,尤其是在硬件加速(如
FPGA
)和数据处理领域,Streaming(流式传输)是一种数据传输和处理模式。
kanhao100
·
2025-05-09 18:46
HLS
fpga开发
RK3588工业级机架式服务器技术解析:国产化硬件+国产化系统
本文以技术白皮书形式深度解析ESU-5128工业级机架式服务器的
硬件设计
与系统特性,聚焦其搭载的RockchipRK3588处理器、多模态网络通信能力及宽温工业级可靠性设计,旨在为工业自动化、AIoT边缘部署等领域从业者提供参考
深圳英康仕
·
2025-05-09 15:26
工控机测评
机架式服务器
1U工控机
RK3588
国产工控机
FPGA
Verilog 单芯片控制双AD7606芯片
FPGA
Verilog单芯片控制双AD7606芯片前言一、模式选择二、AD7606
FPGA
实现1.ad7606部分2.数据发送3.实际仿真图(上板验证后也正确)前言控制双ad7606的目的是因为所需要的通道数
ThreeYear_s
·
2025-05-09 12:39
fpga项目
fpga开发
FPGA
----基于ZYNQ 7020实现定制化的EPICS通信系统
那么,如果我们的在
FPGA
侧有一些个性化的开发,那么生成的image.ub和boot.bin将于原sd卡中的不一致,我们应该如何坐呢?
发光的沙子
·
2025-05-08 16:24
fpga开发
FPGA
不兼容故障及处理
目录1.
FPGA
和FPD2.FPD镜像升级的背后逻辑3.升级以及排查命令FPD升级步骤升级过程中注意事项故障排查命令1.
FPGA
和FPD
FPGA
(Field-ProgrammableGateArray)
m0_54931486
·
2025-05-08 16:53
思科
ASR
路由器
fpga开发
网络
Cisco
硬件驱动
运维
硬件工程
XCZU19EG-2FFVC1760I Xilinx赛灵思
FPGA
Zynq UltraScale+MPSoC
XCZU19EG-2FFVC1760I属于ZynqUltraScale+MPSoCEG(EnhancedGeneral)系列,采用20nmFinFET+工艺制造,该型号的速度等级为-2(0.85VVCCINT)、工业级温度(-40℃至+100℃),典型应用核心频率为APU最高1.3GHz,RPU600MHz,GPU667MHz,片上SRAM大小为256KB,用于实时处理和系统管理集成四核ArmCo
XINVRY-FPGA
·
2025-05-08 05:17
fpga开发
fpga
嵌入式硬件
云计算
阿里云
c++
硬件工程
【第1章>第11节】小波神经网络的理论学习与MATLAB仿真
小波神经网络概述2.1小波神经网络基本结构2.2小波基函数3.小波神经网络的MATLAB编程实现4.样本干扰,隐含层数量对小波神经网络的训练性能影响分析4.1样本干扰4.2隐含层数量5.视频操作步骤演示欢迎订阅
FPGA
fpga和matlab
·
2025-05-07 20:22
#
第1章·神经网络
学习
matlab
人工智能
神经网络
小波神经网络
蓝桥杯单片机国赛:实现基于单片机的温度监测系统
硬件设计
:单片机选择:我们选择了常用的51系列单片机作为系统的核心处理器。这个系列的单片机具有丰富的外设资源和广泛的应用基础,非常适合本项目的需求。温度传感器:我们选用了DS18B20数
代码艺术创想家
·
2025-05-07 19:47
蓝桥杯
单片机
职场和发展
FPGA
开发——取经之路的开始
既来之则安之新手必备一、
FPGA
开发流程是什么?
你的信号里没有噪声
·
2025-05-07 16:26
FPGA小Tips
FPGA
fpga开发
单片机串口的监控按键实现
51CTO(Top红人+专家博主)、github开源爱好者(go-zero源码二次开发、游戏后端架构https://github.com/Peakchen)以下是单片机串口监控按键实现的原理详细解释:
硬件设计
鱼弦
·
2025-05-07 13:38
单片机
嵌入式硬件
【教程4>第3章>第13节】16PSK解调系统的
FPGA
开发与matlab验证
本课程学习成果预览欢迎订阅
FPGA
/MATLAB/Simulink系列教程《★教程1:matlab入门100例》《★教程2:
fpga
入门100例》《★教程3:simulink入门60例》《★教程4:
FPGA
fpga和matlab
·
2025-05-07 12:02
#
第3章·通信—高阶调制解调
fpga开发
matlab
16psk解调
教程4
【Image captioning】Show, Attend, and Tell 从零到掌握之一--A PyTorch Tutorial to Image Captioning代码调试(跑通)
Imagecaptioning】Show,Attend,andTell从零到掌握之一–APyTorchTutorialtoImageCaptioning代码调试(跑通)作者:安静到无声个人主页作者简介:人工智能和
硬件设计
博士生
CV视界
·
2025-05-07 07:01
Image
captioning学习
pytorch
深度学习
python
基于51单片机小型风扇设计—红外遥控
单片机控制直流电机(风扇)转动,风速分为4个等级;2.数码管会显示风速等级;3.按键可以调整风速;4.增加无线红外控制;演示视频:基于51单片机小型风扇设计—红外遥控添加图片注释,不超过140字(可选)
硬件设计
使用元器件
学习噢学个屁
·
2025-05-06 22:06
51单片机
嵌入式硬件
单片机
c语言
嵌入式硬件篇---STM32 系列单片机型号命名规则
:8:T6:典型应用2.STM32F103RCT6F103:R:C:T6:典型应用三、命名规则扩展1.引脚数与封装代码2.Flash容量代码3.温度范围代码四、快速识别技巧性能定位:F1/F4后缀差异
硬件设计
参考
Ronin-Lotus
·
2025-05-06 12:35
程序代码篇
嵌入式硬件篇
嵌入式硬件
单片机
stm32
嵌入式
硬件设计
全解析:从架构到实战
一、嵌入式
硬件设计
核心架构与系统组成1.处理器选型与架构设计(1)处理器类型与应用场景处理器类型代表架构/型号典型应用场景核心优势微控制器(MCU)ARMCortex-M3/M4、STM32F系列低功耗控制
莲月唯翼
·
2025-05-06 12:35
嵌入式
嵌入式硬件
FPGA
原语使用方法
1.1
FPGA
原语使用方法1.1.1本节目录1)本节目录;2)本节引言;3)
FPGA
简介;4)
FPGA
原语使用方法;5)结束语。1.1.2本节引言“不积跬步,无以至千里;不积小流,无以成江海。
宁静致远dream
·
2025-05-06 09:51
FPGA水滴穿石
Xilinx原语使用指南
Xilinx原语使用指南【下载地址】Xilinx原语使用指南Xilinx原语使用指南本仓库提供了一个名为“Xilinx原语的使用方法.pdf”的资源文件,该文件详细介绍了Xilinx
FPGA
设计中常用的原语使用方法项目地址
韦妮为
·
2025-05-06 09:50
原语的使用
原语(primitive),是
FPGA
开发环境所提供的一系列逻辑功能单元。往往与
FPGA
芯片的厂家精密相连,不同厂家的原语往往不能通用。
一条九漏鱼
·
2025-05-06 09:49
fpga开发
一步步教你用
FPGA
加速YOLO目标检测(入门篇)
目录1.内存卡的装配2.PYNQ开发板联网设置(通过笔记本共享网络)步骤一:笔记本连接互联网步骤二:开启网络共享步骤三:记录网关IP步骤四:配置PYNQ开发板的IP步骤五:配置网关步骤六:测试联网3.安装pip4.TinyYOLO上板测试参考大神项目步骤一:安装QNN-MO-PYNQ库步骤二:直接运行tiny-yolo-image-loop.ipynb1.内存卡的装配详情参考:PYNQ装系统和调试
博导ai君
·
2025-05-06 04:43
深度学习教学-附源码
fpga开发
YOLO
目标检测
计算机视觉
ZYNQ petalinux 2022 DMA调试
搬运一个转载
FPGA
入门侵删具体过程没
青澜爸爸
·
2025-05-04 14:38
linux
fpga开发
zynq
petalinux
dma
私有云平台安装与搭建
而广义的虚拟化技术是指对计算资源的抽象,这些计算资源包括CPU、内存、存储(磁盘)、网络,甚至也可以包括像GPU、
FPGA
这类外部设备。对计算资源做抽象的好处颇多,最显著的就是可
Sword_of_despair
·
2025-05-04 06:15
云计算
openstack
51单片机-矩阵键盘
目录1.
硬件设计
2.软件设计2.1.矩阵键盘扫描2.2.矩阵键盘-密码锁3.知识点3.1.模块化编程的应用3.2.
李十懿
·
2025-05-03 16:12
51单片机
51单片机
单片机
物联网
Emacs Verilog-mode 核心功能与使用指南
一、基本概念与背景1、功能定位Verilog-mode是Emacs专门为Verilog/SystemVerilog开发设计的插件12,支持包括UVM验证框架在内的
硬件设计
语言特性。
yang_20250429
·
2025-05-03 09:28
emacs
编辑器
Verilog HDL:分频器设计
分频器的设计(VerilogHDL)在
fpga
应用中,有时需要对系统时钟进行分频。通常情况下有两种情况,一种是偶分频,一种是奇分频。偶分频偶分频指的是分频系数是偶数的分频器。
弄曲幽篁
·
2025-05-03 07:42
HDL
fpga开发
ZYNQ X7Z020 PL端程序固化指南
ZYNQX7Z020PL端程序固化指南【下载地址】ZYNQX7Z020PL端程序固化指南分享对于那些专注于
FPGA
设计,而不涉及ZYNQ的ARM处理器(PS部分)的应用场景,本资源尤其重要。
鲁嫒妮Gale
·
2025-05-03 07:41
FPGA
:介绍几款高速ADC及其接口形式
本文介绍了几款采样率至少为500Msps的高速ADC芯片,并详细介绍ADC与
FPGA
之间的常见接口形式,以及
FPGA
如何正确读取高速ADC的输出数据。
InnoLink_1024
·
2025-05-02 18:15
FPGA
RTL设计
嵌入式
fpga开发
fpga
开发语言
利用Python生成Xilinx
FPGA
ROM IP核 .coe初始化文件
以下是一个Python脚本,用于生成XilinxIPROM的.coe格式初始化文件,假设ROM深度为1024,数据位宽为32bit,使用随机的32位无符号数进行初始化:importrandom#定义ROM的深度和数据位宽rom_depth=1024data_width=32#生成随机的32位无符号数random_numbers=[random.randint(0,2**data_width-1)f
InnoLink_1024
·
2025-05-02 18:43
FPGA
Python
脚本语言
python
fpga开发
开发语言
[
FPGA
官方 IP] Binary Counter
XilinxBinaryCounterIP(PG121)详细介绍概述XilinxBinaryCounterIP(二进制计数器IP)是AMDXilinx提供的LogiCORE™IP核,用于在
FPGA
中实现高性能
S&Z3463
·
2025-05-02 12:09
FPGA
BASE
IP
fpga开发
SystemVerilog
python画sigmoid函数_基于Python的sigmoid函数
FPGA
实现
基于Python的sigmoid函数
FPGA
实现刘毅飞【摘要】sigmoid函数是人工神经网络中通常采用的传递函数,采用基于Python的软硬件协同设计方法,在
FPGA
上实现了定点sigmoid函数。
weixin_39624360
·
2025-05-02 04:10
FPGA
控制NVME硬盘高速存储 -- 10GBps
近期对
FPGA
直接控制硬盘实现高速存储的系统做了升级,连续读写速率达到10GBps,特此分享,敬请指教。
expipi刘家伟
·
2025-05-01 21:55
fpga开发
提高设计的综合性能
4、处理方法之状态机超时跳转状态机的鲁棒性就代表
FPGA
的鲁棒性。
一条九漏鱼
·
2025-05-01 07:27
fpga开发
FPGA
万兆网UDP/TCP/IP协议栈:16小时无丢包的实践
fpga
万兆网udptcpip协议栈,16个小时无丢包ID:3410000643611061986知芯电子科技标题:
FPGA
万兆网UDP/TCP/IP协议栈稳定性分析与优化摘要:本文通过对
FPGA
万兆网
hgOcEXCXHg
·
2025-05-01 07:26
fpga开发
udp
tcp/ip
上位机知识篇---时钟分频
降低功耗匹配外设需求时序约束多时钟域设计2.时钟分频的实现方式(1)硬件分频(计数器分频)偶数分频(50%占空比)实现方法波形示例奇数分频(非50%占空比)实现方法波形示例(2)锁相环(PLL)分频优点
FPGA
Ronin-Lotus
·
2025-05-01 07:25
上位机知识篇
fpga开发
【教程4>第7章>第2节】卷积编码与Viterbi译码理论概述和
FPGA
设计构架
目录1.卷积编码原理2.Viterbi译码原理3.卷积编码与Viterbi译码的
FPGA
设计构架4.参考文献欢迎订阅
FPGA
/MATLAB/Simulink系列教程《★教程1:matlab入门100例》
fpga和matlab
·
2025-05-01 02:55
#
第7章·通信—信道编译码
fpga开发
卷积编码
维特比译码
教程4
ESP32 智能环境监控系统设计
二、
硬件设计
1.硬件芯片及模块选型ESP32开发板:ESP32是一款集成了Wi-Fi和蓝牙功能的低功耗微控制器,具有强大的处理能力和丰富的外设接口,非常适合
编码追梦人
·
2025-04-30 23:35
单片机项目实战
stm32
单片机
c++
c语言
AUTOSAR汽车电子嵌入式编程精讲300篇-CAN总线协议在车载模块中的应用与实现(中)
目录2.3.4读故障码与车辆信息(应用层)2.4ISO14230-4协议OSI分层分析2.4.1通信协议初始化2.4.2数据格式与通信信息管理2.4.3读数据流3车载模块的
硬件设计
3.1控制器电路3.2GPS
格图素书
·
2025-04-30 17:25
汽车
linux
jvm
xilinx 芯片使用vivado导出pindelay文件——
FPGA
学习笔记24
1、创建一个空的工程2、在TCL命令窗输入link_design-partxc7a35tfgg484-2(芯片型号)回车3、输入write_csvxc7a35tfgg484-2(文件类型和文件名字)回车,导出文件在该目录下4、导出文件
无尽的苍穹
·
2025-04-30 12:56
FPGA学习笔记
fpga开发
[SystemVerilog] Functions
function在
硬件设计
和验证中广泛使用,特别是在需要计算值、转换数据或检查条件的场景。本文将详细介绍SystemVerilog中functio
S&Z3463
·
2025-04-30 10:15
SystemVerilog
fpga开发
SystemVerilog
三相整流器移相触发电路的整体
FPGA
设计
三相整流器移相触发电路系统的整体设计方案主要包括如下几个类型:基于CPLD的系统实现方案;基于专用芯片的系统实现方案以及基于中小规模集成电路的系统实现方案[06~09]。·基于中小规模集成电路的系统实现方案基于中小规模集成电路来实现三相整流器移相触发电路系统,其主要方法是通过多个数字芯片焊接在PCB电路板上,构建一个三相整流器移相触发集成电路,该方法需要了解各个芯片的时序,设计的电路板需要严格满足
fpga和matlab
·
2025-04-30 09:06
FPGA
板块8:控制器
★FPGA项目经验
fpga开发
外部存储器接口:EMIF总线
扩展外设:通过异步接口连接
FPGA
、ASIC或自定义逻辑设备。典
InnoLink_1024
·
2025-04-30 07:48
FPGA
嵌入式
单片机
fpga开发
dsp开发
FPGA
车牌识别
基于
FPGA
的车牌识别主要包含以下几个步骤:图像采集、颜色空间转换、边缘检测、形态学处理(腐蚀和膨胀)、特征值提取、模板匹配、结果显示。
超能力MAX
·
2025-04-29 23:22
fpga开发
上一页
4
5
6
7
8
9
10
11
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他