从 AD9361 到 ADSY1100 的演进,是 Analog Devices(ADI)在射频收发器(RF Transceiver)集成化、高性能、宽带宽、低功耗和波束赋形能力方面持续推进的一个路线。以下是其中的重要芯片节点和核心参数对比:
架构:双通道收发器(2T2R)
频率范围:70 MHz 至 6.0 GHz
带宽:最高 56 MHz
ADC/DAC:12-bit,61.44 MSPS
接口:LVDS/CMOS
特点:
架构:双通道收发器,适用于 MIMO
频率范围:300 MHz 至 6.0 GHz
带宽:每通道最高 100 MHz
ADC/DAC:14-bit,122.88 MSPS
接口:JESD204B 高速串行接口
额外特性:
架构:双通道收发器,支持 2T2R(全双工)
频率范围:75 MHz 至 6.0 GHz
带宽:每通道最高 200 MHz(可配置)
ADC/DAC:14-bit,245.76 MSPS
接口:JESD204B
支持:
应用:
架构:4T4R 完整收发器 SoC
频率范围:650 MHz 至 6.0 GHz
带宽:每通道最高 200 MHz
ADC/DAC:14-bit,带 JESD204B/C 接口
新特性:
核心定位:毫米波(mmWave)波束赋形前端
频率范围:24.25 GHz 至 29.5 GHz(覆盖 FR2 n257, n258, n261)
带宽:4 GHz(典型),高达 6 GHz
架构:集成收发器 + 波束赋形(支持 4 通道 TX/RX)
增益控制:31 dB 动态范围,每步 1 dB
PA 集成:支持外部或集成功放方案
接口:SPI + 数模控制
亮点:
芯片型号 | 频率范围 | 最大带宽 | 通道数 | 特殊能力 |
---|---|---|---|---|
AD9361 | 70M–6.0G | 56 MHz | 2T2R | SDR通用,多平台适配 |
AD9371 | 300M–6.0G | 100 MHz | 2T2R | JESD204B,DPD (9375) |
ADRV9009 | 75M–6.0G | 200 MHz | 2T2R | 高速接口,低相噪,TDD/FDD |
ADRV9026 | 650M–6.0G | 200 MHz | 4T4R | 多芯片同步,完整MIMO |
ADSY1100 | 24.25G–29.5G | 6 GHz | 4TX/4RX | 毫米波、波束成形、阵列前端 |
在 ADRV9026(2020) 和 ADSY1100(2024) 之间,Analog Devices 继续推进 RF收发器架构的集成化 和 毫米波(mmWave)阵列 的支持,特别是在以下几个方面做了迭代:
✅ 架构:4T4R,为ADRV9026的演进版本
✅ 频率范围:650 MHz – 6.0 GHz
✅ 每通道带宽:最高 200 MHz
✅ 新增特性:
✅ 应用:Massive MIMO、5G gNodeB、小基站
✅ ADI 的旗舰级 5G sub-6GHz 基带 + 射频一体化 SoC
✅ 架构:集成基带处理器 + 8T8R RF 前端
✅ 频率范围:600 MHz – 6 GHz
✅ 带宽支持:高达 400 MHz(对多个载波)
✅ 接口:
✅ 亮点:
虽然不是完整的 RF transceiver,但以下器件在毫米波波束赋形链路中至关重要,特别是在 ADSY1100 之前:
这些模块用于 24GHz 毫米波雷达、车载毫米波雷达、波束控制平台,是 ADSY1100 的“类前身”模块,用于构建天线阵列的可重构平台。
芯片型号 | 主要用途 | 架构/接口 | 最大带宽 | 特性亮点 |
---|---|---|---|---|
ADRV9029 | 5G Sub-6GHz MIMO | 4T4R JESD204B/C | 200 MHz | 多芯片同步 + DPD + CFR |
ADRV9040 | OpenRAN/vRAN 全整合SoC | 8T8R + 基带 + JESD204C | 400 MHz | sub-6GHz 支持最强,SoC结构 |
ADF590x | 毫米波雷达 + TX/RX | 单独TX/RX/LO模块 | N/A | 24GHz波束控制,辅助构成阵列前端 |
ADSY1100 | mmWave Beamformer | 4T4R + SPI | 6 GHz | mmWave + 动态波束赋形 |