E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RISC
RISC
-V SIG 新进展:Chromium 等多个桌面软件登录欧拉开源操作系统
近日,
RISC
-VSIG成功将Chromium等桌面软件适配到openEulerRISC-V,这是继openSUSE之后第二个跑起来Chromium的
RISC
-V发行版。
·
2023-01-10 16:43
边缘设备上的计算机视觉
其不同规格如下;CPU:
RISC
-V双核64位,带FPU图像识别:QVGA@60fps/VGA@30fps芯片功耗<300mW说实话,这个单位很旧了,最近才开始关注。
woshicver
·
2023-01-09 09:07
人工智能
计算机视觉
深度学习
tensorflow
机器学习
勘智K210 KPU特性及约束
勘智K210是嘉楠科技自主研发的一款边缘侧AI芯片,基于
RISC
-V架构,内置卷积神经网络加速器KPU。
嘉楠科技
·
2023-01-09 09:37
神经网络
机器学习
嵌入式
芯片
009基于卷积神经网络的超低功耗嵌入式
RISC
-V处理器癫痫发作检测-2021
EpilepticSeizureDetectiononanUltra-Low-PowerEmbeddedRISC-VProcessorUsingaConvolutionalNeuralNetworkabstract:本工作提出了一种能够在超低功耗微处理器上运行的癫痫发作检测CNN。数据集:CHB-MIT1.introduction:发展的顶峰就是一种的可植入的闭环系统,用于在发作期按需干预,必须通
爱吃榴莲的妹妹
·
2023-01-08 12:18
论文研读
cnn
risc-v
单片机
ESP 低功耗入门
CPU,如Xtensa内核(ESP32/ESP32-S2/ESP32-S3),
RISC
-V内核(ESP32-C3/ESP32-C2)。
25March
·
2023-01-05 23:12
系统
(System)
物联网
嵌入式硬件
ESP32
低功耗
RISC
-V 架构及MRS 开发环境介绍
一.
RISC
-V架构介绍1.
RISC
架构的起源1981年,在DavidPatterson(大卫·帕特森)的带领下,美国加州大学伯克利分校的一个研究团队起草了
RISC
-I,是今天
RISC
架构的基础。
不划水的小王
·
2023-01-05 09:40
risc-v
单片机
编辑器
c语言
RISC
-V架构的特点
最近2年多转做技术支持,包括售前的产品介绍及售后的技术服务,重心都在
RISC
-V架构的处理器上,打算今后分享一些
RISC
-V架构的内容,如果你有想了解的问题,欢迎给我留言.这篇文章先简单说一下
RISC
-V
swimmer2000
·
2023-01-05 09:09
RISC-V
risc-v
RISC
-V相关概念整理
目录1.
RISC
-V的概念2.
RISC
-V的易错点3.SoC(片上系统)4.内核5.协处理器6.敏捷开发6.1敏捷开发的概念6.2敏捷开发模式的分类7.MMIO7.1MMIO的概念7.2PortI/O和
浅沫~
·
2023-01-05 09:08
硬件设计
risc-v
硬件架构
RISC
-V简介
RISC
-V简介
RISC
-VLogo
RISC
-V是一个自由和开放的ISA(开源指令集架构),通过开放的标准协作实现处理器创新的新时代。
Eddy_l
·
2023-01-05 09:08
RISC-V
risc-v
【
RISC
-V】
risc
-v架构学习笔记(架构初学)
Register介绍
RISC
-V架构提供31个用户可修改的通用(基本)寄存器,即x1到x31,以及一个额外的只读寄存器x0,硬连接到0。x0寄存器的一个常见用途是帮助将其他寄存器初始化为零。
普通网友
·
2023-01-05 09:08
面试
学习路线
阿里巴巴
android
前端
后端
RISC
-V基本介绍
文章目录前言一、命名规范二、模块化ISA三、一些概念1.指令格式2.寄存器3.特权级别4.CSR(控制和状态寄存器)四、学习资料1.官方资料2.开发参考总结前言
RISC
-V作为目前大火的开源指令集架构有着自己的独特魅力
辣椒油li
·
2023-01-05 09:07
计算机组成与设计
risc-v
指令集架构
RISC
-V架构
RISC
-V(发音为“risk-five”)是一个基于精简指令集(
RISC
)原则的开源指令集架构(ISA)。
hxxjxw
·
2023-01-05 09:07
RISC-V
数字IC实践项目(1)——简化的
RISC
_CPU设计(经典教材中的开山鼻祖)
数字IC实践项目(1)——简化的
RISC
_CPU设计写在前面的话项目简介和学习目的CPU简介
RISC
_CPU内部结构和Verilog实现时钟发生器指令寄存器累加器算术运算器数据控制器地址多路器程序计数器状态控制器主状态机外围模块地址译码器
HFUT90S
·
2023-01-05 09:36
数字IC经典电路设计和实践项目
fpga开发
RISC
-V 架构指令集手册 第一册 无特权指令集 中文翻译
编写rain彭睿扬2022.2.120:51到22:57审核22:57到23:0824处更改抄送23:16到blog.csdn.net以用户锟斤拷有点烫标题为“
RISC
-V架构指令集手册第一册无特权指令集中文翻译
锟斤拷有点烫
·
2023-01-05 09:06
hardware
risc-v
架构
ISA
字节辟谣被裁员工与 HR 互殴;苹果头显多个新功能曝光;谷歌希望
RISC
-V 成为 T1 级 Android 架构|极客头条
「极客头条」——技术人员的新闻圈!CSDN的读者朋友们早上好哇,「极客头条」来啦,快来看今天都有哪些值得我们技术人关注的重要新闻吧。整理|梦依丹出品|CSDN(ID:CSDNnews)一分钟速览新闻点!字节辟谣被裁员工与HR互殴优酷回应会员账号仅能一部手机登录:打击黑灰产蚂蚁集团首席人才官曾松柏离职:前阿里合伙人吴敏芝接任百度AI专利申请和授予量连续五年全国第一华为喊话:家庭全面普及光纤宽带,从千
极客日报
·
2023-01-05 09:05
极客日报
快讯
risc-v
android
架构
CPU
RISC
-V技术
CPURISC-V技术1.为什么要有
RISC
-V?简约是复杂的最终形式。
普通网友
·
2023-01-05 03:41
java
后端
risc-v
fpga开发
硬件架构
RISC
-V单周期处理器设计(指令和控制器)(二)
指令和控制器数据通路在上一篇文章中已经讲解了,接下来就是另一部分:控制器和指令。1.指令首先说明一下我准备设计的这一款单周期处理器支持的指令:1.基本R型指令add,sub(加减),sll,srl,sra(移位),and,or,xor(逻辑运算)R型指令:主要就是一些基本的寄存器中数据过ALU的操作,相对容易。2.基本I型指令和load指令addi,subi(立即数加减),slli,srai,sr
小张爱学习哦
·
2023-01-04 21:25
RISC-V单周期处理器设计
risc-v
学习
RISC
-V的常见指令
目录运算指令算术运算逻辑运算移位运算数据传输指令比较指令条件分支指令无条件跳转指令本篇介绍
RISC
-V的常用指令,帮助建立汇编编程的初步印象。
zsqianqiu
·
2023-01-04 21:25
risc-v
RISC
-V指令系统
RISC
-V:当需要同时兼顾数据传输速度和传输量时,
RISC
-V更有优势。更重要的是
RISC
-V是开源的。二.计算机硬件的操作主要包括:算术运算、逻辑运算、数据传输、移位操作、条件分支、无条件跳转。
小张爱学习哦
·
2023-01-04 21:24
RISC-V单周期处理器设计
risc-v
学习
fpga开发
大家一起从零设计
RISC
-V处理器(四)之
RISC
-V 32位(RV32I)指令集详细介绍
1.简述指令集是协议规范,大家遵循规范进行设计,不用考虑软件、工具、应用等一系列的问题;设计RISCV处理器就需要仔细且反复阅读
RISC
-V标准;
RISC
-V官方标准主要分为两部分:用户指令集、特权模式
芯王国
·
2023-01-04 21:14
RISC-V设计
risc-v
rv32i
指令集
特权模式
risc
-v指令集
RISC
-V指令集RTYPEADDADDrd,rs1,rs2//x[rd]=x[rs1]+x[rs2]SUBSUBrd,rs1,rs2//x[rd]=x[rs1]-x[rs2]SLLSLLrd,rs1,
sinat_39901027
·
2023-01-04 21:41
#
RISC-V
risc-v
从零开始设计
RISC
-V处理器——五级流水线之控制器的设计
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:37
RISC-V学习笔记
risc-v
fpga开发
硬件工程
cpu
fpga
从零开始设计
RISC
-V处理器——五级流水线之数据冒险
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:37
RISC-V学习笔记
risc-v
fpga开发
硬件架构
从零开始设计
RISC
-V处理器——五级流水线之控制冒险
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:37
RISC-V学习笔记
risc-v
fpga开发
cpu
硬件工程
硬件架构
从零开始设计
RISC
-V处理器——单周期处理器的设计
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:07
RISC-V学习笔记
risc-v
单片机
stm32
fpga
从零开始设计
RISC
-V处理器——五级流水线之数据通路的设计
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:07
RISC-V学习笔记
risc-v
fpga开发
硬件架构
【
RISC
-V学习】《手把手教你设计CPU——
RISC
-V处理器》笔记(二)2021.11.11
本文只针对
RISC
-V的相关内容大纲进行整理,对于蜂鸟E200处理器的内容基本上简要略过。且内容只是大纲部分,便于对本文有全局的理解,以及便于今后的翻阅查找。
qq_41876038
·
2023-01-04 21:04
RISC-V
risc-v
RISC
-V 指令格式和6种基本整数指令
指令格式是指令使用二进制编码表示的结构形式,一般一条指令分为操作码和地址码两部分:一、操作码操作码表示指令的属性功能和执行的指令类型。操作数对应的二进制位数决定了计算机能够实现的最大指令数目。例如,操作码是7位的二进制码,计算机能够实现的最大指令数目是128(2^7)。操作码根据二进制位数是否具有可变性将其细分为固定长度和可变长度两种。固定长度操作码就是保持二进制位数不变,所有指令的操作码长度都等
耐心的小黑
·
2023-01-04 21:32
#
RISC-V
risc-v
指令集
x86
arm
架构
RISC
-V指令集架构特点及其总结
指令总结六种基本指令格式,分别是:用于寄存器-寄存器操作的R类型指令用于短立即数和访存load操作的I型指令用于访存store操作的S型指令用于条件跳转操作的B类型指令用于长立即数的U型指令用于无条件跳转的J型指令
RISC
-V
草芥小白
·
2023-01-04 21:02
笔记
手把手教你设计CPU-1
RISC
-V架构的整数通用寄存器组,包含32个(I架构)或者16个(E架构〉通用整数寄存器,其中整数寄存器0被预留为常数0,其他的31个(I架构)或者15个(E架
dullhero
·
2023-01-04 21:31
手把手教你设计CPU
RISC
-V常用指令学习笔记
RISC
-V是一个基于精简指令集原则的开源指令集架构ISA指令集架构ABI应用程序二进制接口PC程序计数器B-type条件跳转指令J-type无条件跳转指令I-type寄存器-立即数指令R-type寄存器
JIUMAO1128
·
2023-01-04 21:21
risc-v
基于
RISC
-V指令集的CPU设计和FPGA实现(二)
RISC
-V指令集分析其实接下来的指令介绍我刚开始不太确定要不要写,因为对于CPU设计和实现而言略有拖沓,但是熟练掌握指令格式还是对写CPU有帮助的。
巴浪·高斯
·
2023-01-04 21:50
RISC
CPU
大数据
从零开始设计
RISC
-V处理器——指令系统
系列文章目录(一)从零开始设计
RISC
-V处理器——指令系统(二)从零开始设计
RISC
-V处理器——单周期处理器的设计(三)从零开始设计
RISC
-V处理器——单周期处理器的仿真(四)从零开始设计
RISC
-V
不学无术的小胖子.
·
2023-01-04 21:19
RISC-V学习笔记
risc-v
fpga开发
硬件工程
华为鲲鹏处理器介绍
首先华为鲲鹏处理器是一种基于ARM架构的处理器X86指令集CISC供应商主要有Intel和AMD,Intel处于垄断阶段产业链成熟ARM指令集
RISC
供应商开放的授权策略,众多供应
柠檬山楂荷叶茶
·
2023-01-03 06:59
鲲鹏应用专栏
华为
物联网
stm32
玄铁C910总览
一、开源玄铁C910简介玄铁C910是由平头哥设计并开源的高性能CPU,基于开源的
RISC
-V指令集,主要面向对性能要求严格的边缘计算领域,如边缘服务器、边缘计算卡、高端机器视觉、高端视频监控、自动驾驶
山东大学RISC-V芯片研究实验室
·
2023-01-02 07:07
risc-v
MCU行业信息汇总
若按照指令集架构(ISA)来划分,MCU类型包括8051、Arm、MIPS、
RISC
-V、POWER等微处理器。
yangshuodianzi
·
2023-01-01 09:48
行业应用
mcu
单片机
手机芯片霸主ARM革新了机器学习和神经网络的新功能
Arm公司是专门从事基于
RISC
技术芯片设计开发的公司,同时也是全球领先的半导体知识产权(IP)提供商,并因此在数字电子产品的开发中处于核心地位。
whale52hertz
·
2022-12-31 06:39
人工智能资讯
手机芯片
ARM芯片
机器学习
神经网络
FPGA学习日志——
Risc
-V架构的cpu设计
FPGA学习日志坚持每天写总结2021.2.18
Risc
-V学习FPGA学习日志前言一、
RISC
-V是什么?二、学习
RISC
-V的探索过程1.
Taozi pi
·
2022-12-30 20:07
鉴释科技核心技术宣布开源
不仅如此,我们还在源代码发布中包含了一个用于
RISC
-V处理器的编译器。此版本符合Open64的开源许可证。
CSDN云计算
·
2022-12-27 18:34
资讯
科技
Parasoft与Andes Tech合作为汽车功能安全应用提供无缝软件测试工具
32/64位、高效能低功耗的
RISC
-V处理器核心领导供货商暨
RISC
-V国际协会创始首席会员AndesTechnology晶心科技,与全球自动化软件测试的领导者Parasoft共同宣布建立全球伙伴关系
Parasoft中国
·
2022-12-27 14:23
软件测试
自动化
安全标准
汽车
刘强东痛批京东中高层拿 PPT 欺骗自己;拼多多海外版成美国下载量最高应用;腾讯加入
RISC
-V 基金会|极客头条
刘强东痛批京东中高层拿PPT欺骗自己,用假大空那套忽悠我腾讯加入
RISC
-V基金会2022年度十大科技热词出炉:元宇宙、光刻机在列发力无人驾驶,百度Apollo计划2023年增加投放200台无人车B
极客日报
·
2022-12-27 09:34
快讯
极客日报
powerpoint
risc-v
全志V85x芯片 Tina Linux
RISC
-V E907核心开发指南
全志V85x芯片TinaLinuxRISC-VE907核心开发指南1编写目的介绍v85X上E907的启动环境和AMP的环境搭建。2使用范围全志V85X系列芯片3环境A7SDK:TinaE907SDK:melis4SDK快捷命令说明这里主要介绍几个下文会用到的命令,并不会介绍全部命令,如果想了解全部命令,可以在lunch方案后使用hmm打印出所有tina提供的快捷命令。ckernel,mkernel
韦东山
·
2022-12-27 07:35
全志Tina-Linux
linux
risc-v
核通信
支持V853
多核异构
基于K210开源AI智能跟随云台OpenFollow(基础篇)--(二)K210的MicroPython基础
OpenFollow点击这里OpenFollow使用了
RISC
-V内核的AI芯片K210,该芯片带有独立FPU的双核处理器,64位的CPU位宽,8M片内SRAM,400M可调标称频率,支持乘法、除法和平方根运算的双精度
Mr.Lanson
·
2022-12-26 03:59
人工智能
python
开发语言
DatenLord前沿技术分享 No.13
1、演讲题目异步事件驱动的电路机制&基于
RISC
-V的全异步超标量CPU体系结构2、演讲时间2022年12月25日上午10:303、演讲人何安平副教授4、引言在传统硅基芯片领域,随着芯片规模的急剧增大和半导体工艺的持续进步
·
2022-12-23 14:41
cpurisc-v
详聊平头哥在
RISC
-V软件生态的探索和实践 | 龙蜥技术
近日,在2022云栖大会龙蜥峰会
RISC
-V专场上,来自平头哥IoT研发OS平台团队的负责人、资深技术专家熊健介绍了《平头哥在
RISC
-V软件生态的探索》,以下为本次演讲内容:(图/平头哥资深技术专家熊健
·
2022-12-23 14:09
平头哥、中科院软件所PLCT实验室等技术专家解读最新
RISC
-V技术
RISC
-V专场来自平头哥、高校、和业界公司的技术专家将为大家介绍
RISC
-V技术在嵌入式、桌面、服务器、AI等领域的最新进展,与现场伙伴一起深入探讨
RISC
-V当前面临的挑战和机遇。
·
2022-12-23 14:07
DatenLord前沿技术分享 No.13
1、演讲题目异步事件驱动的电路机制&基于
RISC
-V的全异步超标量CPU体系结构2、演讲时间2022年12月25日上午10:303、演讲人何安平副教授4、引言在传统硅基芯片领域,随着芯片规模的急剧增大和半导体工艺的持续进步
·
2022-12-23 14:35
cpurisc-v
干货|“区块链+物联网”的发展现状和应用案例
本文将与大家探讨区块链的现状和挑战,以及区块链与
RISC
-V结合的机遇。什么是区块链?区块链分为公链、私链、联盟链。公链是所有的个人、
深圳华安联大科技创新有限公司
·
2022-12-21 17:21
区块链
物联网
基于FPGA的简化
RISC
_CPU设计
基于FPGA的简化
RISC
_CPU设计一、
RISC
各个子模块的设计CPU即中央处理器,是计算机内部负责信息处理及内存资源管理的核心部件。其主要的功能有取指令、分析指令、执行指令。
青青少年11
·
2022-12-21 11:15
fpga
cpu
基于状态机的简易
RISC
CPU设计
分享一下我老师大神的人工智能教程!零基础,通俗易懂!http://blog.csdn.net/jiangjunshow也欢迎大家转载本篇文章。分享知识,造福人民,实现我们中华民族伟大复兴!基于状态机的简易RISCCPU设计目录一、什么是CPU?二、RISCCPU结构1.时钟发生器2.指令寄存器3.累加器4.RISCCPU算术逻辑运算单元5.数据控制器6.状态控制器7.程序计数器8.地址多路器9.外
绿萝哥哥
·
2022-12-21 11:12
上一页
27
28
29
30
31
32
33
34
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他