E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
RISC
2- ARM Cortex-M体系结构
2.1.1CISC和
RISC
指令的强弱是CPU的重要指标,指令集是提高微处理器效率的最有效工具之一。从现阶段的主流体系结构来讲,指令集可
南山府嵌入式
·
2023-11-12 22:44
玩转STM32基础篇
嵌入式
单片机
FreeRTOS入门笔记——FreeRTOS介绍
一般来说,我们学习一个系统,我们要认识它的架构,本文是采用stm32+FreeRTOS,我们首先来介绍一下ARM架构和
RISC
-V。
ljt2333
·
2023-11-12 10:32
笔记
stm32
arm开发
Reed-Solomon Codes及其与
RISC
Zero zkVM的关系
1.引言前序博客:Reed-SolomonCodes——RS纠错码Reed-SolomonCodes当前广泛用于:QRcodes二维码Cellularcommunication蜂窝通信STARKs2.简化的Reed-SolomonEncoding(RS编码)所谓encoding(编码),是指:将messages转换为codewords的系统。即:Enc:{messages}→{codewords}
mutourend
·
2023-11-12 09:24
zkVM
zkVM
RISC
Zero zkVM架构
1.引言RISCZerozkVM为:基于FRI+PLONK构建的采用VonNeumann架构的ZKMachine将
RISC
-V微控制器具化为某基于STARK的证明系统,的微架构和编码机制。
mutourend
·
2023-11-12 09:24
zkVM
zkVM
RISC
Zero的Bonsai证明服务
1.引言Bonsai为通用ZKP网络,其支持任意链、任意协议、以及任意应用,利用ZKP来扩容、隐私和互操作。Bonsai的目标是为每条链都提供无限计算的能力。借助Bonsai,可仅需数天的开发,即可实现对以太坊、L1链、Cosmosapp链、L2rollups、dApps等与ZKP的集成。Bonsai证明服务:1)使用RISCZerozkVM做链下计算。2)其支持任何开发者,利用通用ZK计算,来构
mutourend
·
2023-11-12 09:24
zkVM
zkVM
RISC
Zero ZKP协议中的商多项式
1.引言前序博客见:Reed-SolomonCodes及其与RISCZerozkVM的关系RISCZerozkVM主要针对可验证计算,其具有隐私和可扩展属性:Reed-SolomonCodes及其与RISCZerozkVM的关系博客中指出:RISCZero中的Reed-SolomonCodes处理流程为:1)Step1生成tracecolumns:在RISCZerozkVM中执行某二进制文件,并记
mutourend
·
2023-11-12 09:24
zkVM
zkVM
Risc
0:使用Continunations来证明任意EVM交易
1.引言RISCZero,设想了一个基于零知识证明的无限计算的未来。2023年5月发布了RISCZerozkVMv0.15版本,其中包含了一种重要feature:continuations。在RISCZerozkVM中,continuations为一种机制:用于将大的程序,切分为多个更小的片段,使得这些小片段可独立计算和证明。引入continuations机制的好处在于:并行证明启用暂停和恢复zk
mutourend
·
2023-11-12 09:54
zkVM
zkVM
Continuations:扩展
RISC
Zero zkVM支持(无限)大计算
1.引言前序博客:
Risc
0:使用Continunations来证明任意EVM交易RISCZero在2013年5月的0.15版本中,引入了Continuous机制:移除了证明生成时的“cyclelimit
mutourend
·
2023-11-12 09:54
zkVM
zkVM
RISC
Zero zkVM 白皮书
当在zkVM中执行某
RISC
-V二进制文件时,其输出为:二进制文件执行结果+一个computationalreceipt,提供了计算完整性的零知识证明。
mutourend
·
2023-11-12 09:53
zkVM
zkVM
Risc
zero ZKVM:zk-STARKs +
RISC
-V
Risczero定位为:TheGeneralPurposeZero-KnowledgeVM.ProveanyComputation.VerifyInstantly.开源代码见:https://github.com/
risc
0
mutourend
·
2023-11-12 09:23
零知识证明
zkVM
risc-v
RISC
0:Towards a Unified Compilation Framework for Zero Knowledge
1.引言本文主要摘自
RISC
0(RISCZERO)创始人BrianRetford在CompilerandComposabilityinZKP上的演讲内容。2.何为ZKVM?
mutourend
·
2023-11-12 09:23
zkVM
零知识证明
Java方向面试题(一)
(判断题)小型机通常采用
RISC
和unix操作系统。T(单选题)磁盘接口的类型包括:1、SAS;2、SATA;3、NL-SAS;4、SCSI;5、IDE。
蜡笔弄丢了小新
·
2023-11-11 19:32
java
开发语言
objdump反汇编
反汇编命令,用来反汇编bin文件,命令如下:C:\gcc\
risc
-v\bin\objdump.exe-D-bbinary-mriscv:rv3211.bin>11.dmpriscv:rv32是反汇编时需要指定的主机类型
tianmiaoustb
·
2023-11-11 19:05
gnu
gdb
计算机组成原理之处理器(单周期)
目前CPU的频率一般是3GHZ/4GHZ,但是频率是有极限值的,受cycletime影响基本的
RISC
-V实现存储指令:ld,sd算术逻辑指令:add,sub,and,or条件分支指令:beq实现每条指令的前两个步骤是一样的
Cr不是铬
·
2023-11-11 18:58
青少年编程
c++
weblogic 8.1 下载地址
snowleopard[quote][url=http://download2.bea.com/pub/platform/81/platform816_zh_CN_hpux32.bin]适用于HP-UX(PA-
RISC
iteye_10274
·
2023-11-11 18:22
JAVA
Weblogic
HP
OSX
AIX
Oracle
CSAPP第4章:
RISC
和CISC指令集
RISC
和CISC指令集IA32被称为复杂指令集计算机(CISC),与精简指令集计算机(
RISC
)相对。从历史上看,先出现了CISC机器,计算机不断发展使指令集非常大。
暮色_年华
·
2023-11-11 16:30
体系结构
RISCV学习笔记6.2--vcs和verdi开发蜂鸟e203
参考博客:1、在vcs中编译及运行测试E203例子2、开源
RISC
-V处理器(蜂鸟E203)学习(一)修改仿真环境(vcs2018+verdi2018)3、VCS常用命令详解上一个教程中,e203使用开源
爱发明的小兴
·
2023-11-11 09:02
riscv处理器设计
fpga开发
学习
arm体系结构基础测试
一、选择题1.ARM属于(A)[A]
RISC
架构[B]CISC架构2.ARM指令集是(C)位宽,Thumb指令集是(B)位宽的。
top_worker
·
2023-11-11 00:00
堆栈以及函数语法调用顺序等
arm处理器
ARM体系结构
玄铁
RISC
-V处理器软件生态
玄铁
RISC
-V处理器软件生态开发环境及工具CDSCDS开发环境 剑池CDS是面向平头哥全系列CPU的一站式开发工具,主要基于Eclipse框架,Eclipse插件开发的方式实现。
Eddyvv
·
2023-11-10 18:09
RISC-V
risc-v
eclipse
LVGL案例分享--手把手教你移植到T113-i国产工业开发板
本次开发教程的测试板卡来自创龙科技的TLT113-EVM国产工业评估板,基于全志科技T113-i双核ARMCortex-A7+玄铁C906
RISC
-V+HiFi4DSP异构多核处理器设计,ARMCortex-A7
Rice嵌入式开发
·
2023-11-10 18:07
Linux
T113-i
LVGL
从芯片到云全链路高效设计 一文了解YoC基础软件平台
关键词:IoT,YoC、AliOS、集成开发环境、YoC基础软件平台、组件积木化,
RISC
-VOS,
RISC
-V操作系统,YoC基础软件平台,软件站,嵌入式操作系统一基础介绍YoC(YunonChip)
Roy_Wu314
·
2023-11-10 01:43
RISC-V
嵌入式
risc-v
模拟器qemu测试华为 LiteOS
华为LiteOS定位:轻量级物联网操作系统官方网站https://support.huaweicloud.com/LiteOS/以下个人手工测试过程,做个小记录如下:一、适用于硬件平台ARMARM64
RISC
-V
阳光8088
·
2023-11-10 01:20
运维
经验分享
逃离x86架构-----CPU体系结构CISC与
RISC
之争
x86架构诞生Intel8086是一个由Intel于1978年所设计的16位微处理器芯片,是x86架构的鼻祖。不久,Intel8088就推出了,拥有一个外部的8位数据总线,允许便宜的芯片用途。早在1981年,IBM公司推出了基于Intel8088处理器的个人电脑(PC);和8086处理器相比,它是一台低价格,低性能的处理器。尽管在当时MotorolaMC69000处理器的性能也相当不错,但是IBM
雪人_LV
·
2023-11-09 09:28
Computer
架构
cpu
机组 指令系统
:反映机器的操作种类,即机器允许的指令条数长度:可以是固定的,可以是变化的固定长度:操作码集中放在指令字的一个字段内,便于硬件设计,指令译码时间短,广泛用于字长较长的、大中型计算机和超级小型计算机以及
RISC
何hyy
·
2023-11-09 08:47
机组
计算机组成原理
2020 MIT6.s081 Lab: Multithreading
学习笔记实验链接实验Lab:MultithreadingLab:UsingthreadsBarrier结果提交结果查看结果参考链接Github友情链接:全部实验哟Lec11:ThreadSwitching学习笔记在
RISC
-V
codefreestyle
·
2023-11-08 23:08
MIT6.S081学习笔记
MIT6.s081
Multithreading
xv6
韦东山D1S板子——利用xfel工具初始化内置64MB内存,并直接下载程序到内存运行
1、前言(1)最近使用韦东山老师的D1S板子学习
RISC
-V架构知识,我是结合《
RISC
-V体系结构编程与实践》这本书的进行学习,其中韦东山老师对书中的代码做了部分移植,到MMU模块就没有在移植书中代码
正在起飞的蜗牛
·
2023-11-08 19:29
#
东山PI-D1S板子学习笔记
RISC-V
ARM架构
地址空间_
RISC
与CISCARM中怎么访问寄存器?
饼干饼干圆又圆
·
2023-11-08 09:32
stm32
arm开发
架构
大学计算机基础字母缩写大全,大学计算机基础缩写词.pdf
ArithmeticLogicUnit算术逻辑单元2.CPU:CentralProcessingUnit中央处理单元3.CISC技术:ComplexInstructionSetComputer复杂指令系统计算机4.
RISC
伍媚
·
2023-11-08 00:13
大学计算机基础字母缩写大全
为啥很多厂商都使用
RISC
-V 指令集架构
摘要:自
RISC
-V架构诞生以来,市场上已有数十个版本的
RISC
-V内核和SoC芯片它们中的一部分是开源免费的,而商业公司开发的
RISC
-V处理器内核和平台是需要商业授权的。
yessunday
·
2023-11-07 22:25
设计
risc-v
命令模式
开源
RISC
-V与
RISC
Zero zkVM的关系
1.引言本文基本结构为:编程语言背景介绍
RISC
-V虚拟机作为zkVM电路为何选择
RISC
-V?2.编程语言背景介绍高级编程语言不专门针对某个架构,其便于人类编写。
mutourend
·
2023-11-07 22:24
zkVM
zkVM
RISC
-V处理器核设计优化与扩展指令集实现(二)
2.1处理器微架构与流水线概述根据每周期处理的指令的数目可以把处理器分为标量处理器和超标量处理器。超标量处理器每周期可执行多条指令。根据处理器执行方式的不同,处理器微架构可分为按序执行和乱序执行两种模式。按序执行模式要求按照指令的取出顺序执行,而乱序执行模式可根据指令准备情况灵活安排执行顺序,使先准备好的指令优先执行。只有在流水线前级指令多于一条时,才有可能采用乱序执行模式。根据处理器处理指令的能
山东大学RISC-V芯片研究实验室
·
2023-11-07 22:53
risc-v
RISC
-V的前世今生
RISC
-V是什么?
RISC
全名ReducedInstructionSetComputer,即精简指令集计算机。V是罗马字母,代表第五代
RISC
(精简指令集计算机),可读作
RISC
-FIVE。
gemmy1
·
2023-11-07 22:53
嵌入式
嵌入式芯片
RISC-V
RISC
-V ISA 学习笔记(2) 乘除法标准扩展“M”和原子扩展“A” v2.0
1.整数乘除法的标准扩展“M” 整数乘法和除法的指令扩展“M”包含对两个整数寄存器中的值做乘、除法的指令。而之所以把乘除法单独列出来,是为了简化低端硬件的实现,毕竟某些场景极少用到整数乘除法,不用单独实现。(1)乘法操作 MUL/MULH[S][H]/MULW MUL执行一次两个XLEN位的带符号乘法rs1×rs2,并将结果的低XLEN存到rd中,忽略溢出。MULH、MULHU、MULH
New_Horizon_
·
2023-11-07 22:22
RISC-V指令集
浅析
RISC
-V 生态架构
RISC
-V生态架构浅析前言
RISC
-V最近越来越多的出现在科技新闻中,大量的公司加入到
RISC
-V研究和生产中。在越来越多的
RISC
-V研究热下,毋容置疑的是
RISC
-V的时代即将到来。
ChelsaCheng
·
2023-11-07 22:21
编程语言
简单讲讲
RISC
-V跳转指令基于具体场景的实现
背景在
RISC
-V指令集中,一共有6条有条件跳转指令,分别是beq、bne、blt、bltu、bge、bgeu。
Briwisdom
·
2023-11-07 22:51
硬件基础
risc-v
BEN
指令跳转
【填坑】ESP32 bootloader初探(上)
在这之后乐鑫还更迭了更多高性能的芯片型号,比如这次我要记录的ESP32-C3,搭载近期很火的
RISC
-V指令集处理器,支持2.4Gwifi、BLE-5,拥有丰富应用场景。是的,它很好。
Kx_Kevin
·
2023-11-07 16:48
重要经验
esp32
boot
c语言
物联网
xv6---Lab3: page tables
目录参考资料
RISC
-V页表的简化图如下所示编辑多级页表xv6内核页表3.6ProcessAddressSpace3.7Code:Sbrk3.8Code:ExecPrintapagetableAkernelpagetableperprocesshintscopyin
L7256
·
2023-11-07 15:09
操作系统
xv6
【20201127期嵌入式AI周报】NanoDet 目标检测模型、移植 ncnn到
RISC
-V等!
导读:本期为AI简报20201127期,将为您带来8条相关新闻,希望对您有所帮助~一共2000+字,全篇看完需要5~7分钟1.NanoDet:轻量级(1.8MB)、超快速(移动端97fps)目标检测项目Github:https://github.com/RangiLyu/nanodet近日,GitHub上出现了一个项目nanodet,它开源了一个移动端实时的Anchor-free检测模型,希望能够
RTThreadIoTOS
·
2023-11-07 11:12
嵌入式
人工智能
微软
github
xhtml
开发板 时间 同步_近万字试用报告!RISCV开发板GD32VF103
然后摘开空气袋,有一个精美的盒子,上面标识兆易创新公司GD32与
RISC
-V的logo,猎豹很健壮,像是在飞奔着。
weixin_39671374
·
2023-11-06 12:31
开发板
时间
同步
选择的串口
_
不存在或开发板没有连接
为何苹果M芯片打败了英特尔?
CISC与
RISC
有两种截然相反的芯片设计理念:CISC(复杂指令集计算机)
RISC
(精简指令集计算机)要理解这一点,我们需要了解指令集的含义。CPU每个时钟周期都在运行操作。
极道Jdon
·
2023-11-06 10:18
javascript
reactjs
OpenSBI qemu
risc
-v virt machine平台
QEMURISC-VVirtMachinePlatformQEMURISC-VVirtMachine是为
RISC
-V软件开发和测试而创建的虚拟平台。
byd yes
·
2023-11-06 10:41
OpenSBI
risc-v
opensbi
AI芯片架构体系综述:芯片类型CPU\GPU\FPGA\ASIC以及指令集CSIS\
RISC
介绍
大模型的发展意味着算力变的越发重要,因为大国间科技竞争的关系,国内AI从业方在未来的一段时间存在着算力不确定性的问题,与之而来的是许多新型算力替代方案的产生。如何从架构关系上很好的理解计算芯片的种类,并且从计算类型、生态、流片能力等多角度评估算力需求,正在成为AI方向负责人的核心竞争力。正因为这个原因,最近几个休息日我一直在看相关领域的文章和论文,试着理清算力基础架构关系,因为过去积累不够深,可能
Garvin Li
·
2023-11-06 07:56
人工智能
AI芯片
计算机组成原理——指令系统考研题
/p/10998575.html(一)指令格式1.指令的基本格式2.定长操作码指令格式3.扩展操作码指令格式(二)指令的寻址方式1.有效地址的概念2.数据寻址和指令寻址3.常见寻址方式(三)CISC和
RISC
[email protected]
·
2023-11-05 05:57
计算机组成原理
计组
ARM处理器——I.MX6ULL学习总结
ARM设计了大量高性价比、耗能低的
RISC
处理器、相关技术及软件,ARM公司通过出售芯片技术授权,建立起
门牙会稍息
·
2023-11-04 20:26
学习
arm开发
linux
嵌入式硬件
经验分享
飞凌嵌入式全志T113i全国产核心板上市
FET113i-S核心板基于全志T113-i工业级处理器开发设计,主频1.2GHz,配备多核多架构:集成双核Cortex-A7CPU、64位玄铁C906
RISC
-VCPU和DSP,不仅提供高效的计算能力
卡卡罗特GT
·
2023-11-04 20:26
嵌入式
多核异构工业开发板:创龙科技T113-i
概述本次评测开发板--创龙T113-i工业开发板,这是一款基于全志科技处T113-i理器,采用双Cortex-A7+XuantieC906
RISC
-V+HiFi4DSP,可运行Linux操作系统,外设驱动丰富
Rice嵌入式开发
·
2023-11-04 20:51
计算机外设
Ubuntu20.04搭建
RISC
-V和qemu环境
1.前言
risc
-v是一个非常有潜力的指令集框架,最近对其产生了浓厚的兴趣,由于之前对于这方面的知识储备很少,在加上网上的教程都是点到为止,所以安装过程异常曲折。
xd1723138323
·
2023-11-04 09:19
操作系统底层
risc-v
【256MB+256MB】起,含税低至88元!飞凌嵌入式FET113i-S全国产核心板上市
FET113i-S核心板基于全志T113-i工业级处理器开发设计,主频1.2GHz,配备多核多架构:集成双核Cortex-A7CPU、64位玄铁C906
RISC
-VCPU和DSP,不仅提供高效的计算能力
飞凌嵌入式
·
2023-11-03 13:00
国产化
飞凌动态
全志
嵌入式硬件
arm开发
核心板
全志
T113i
自己的软考软件设计师笔记总结
将十进制转为二进制)二进制转八进制与十六进制二进制转八进制二进制转十六进制四进制转换十六进制原码反码补码移码数值表示范围浮点数运算计算机结构运算器控制器:控制一些部件的运作Flynn(计算机体系结构分类)CISC与
RISC
佳捷
·
2023-11-03 13:47
总结
后端
软件设计师备考知识点笔记
(源码/反码/补码/移码)考点3:浮点数的表示考点4:逻辑运算2.校验码考点1:奇偶校验码考点2:CRC循环冗余校验考点3:海明校验码(重点)3.cpu组成(运算器和控制器)3.寻址方式4.CISI与
RISC
5
大蒜儿ʕ๑•㉨•๑ʔ❀
·
2023-11-03 13:12
软件设计师
软件开发
上一页
8
9
10
11
12
13
14
15
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他