E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA学习记录
2021-01-12
Wind量化因子回测
学习记录
将anaconda和wind联动起来,快捷的做法:先在wind终端里面点点点,量化——修复插件——修复Python插件,就不放图了,最终小窗口都是绿色小对勾就好啦。
牛奶能压惊Becky
·
2025-06-27 09:06
量化
经验分享
FPGA
与Verilog实现的Cordic算法测试项目
本文还有配套的精品资源,点击获取简介:Cordic算法是一种在
FPGA
和Verilog硬件描述语言中实现高效的数值计算技术,它简化了硬件资源需求,特别适合资源有限的嵌入式系统。
weixin_42668301
·
2025-06-27 04:01
实时解码技术:基于
FPGA
芯片的即时错误诊断与修正系统,实现计算过程中的动态纠错
以下基于资料构建的基于
FPGA
的实时动态纠错系统技术框架,涵盖原理、实现路径与典型应用:一、
FPGA
芯片的核心特性支撑实时动态纠错
FPGA
(现场可编程门阵列)的硬件可重构性和并行架构是动态纠错系统的物理基础
百态老人
·
2025-06-27 03:52
fpga开发
零起步的
FPGA
学习圣经:Project F 开源项目深度解读
在
FPGA
学习过程中,你是否也曾遇到过这些问题:教材晦涩难懂,电路图和代码脱节?找不到既系统又实战的开源学习资料?工具链配置复杂,不知从何下手?
OpenFPGA
·
2025-06-27 03:46
fpga开发
学习
基于
FPGA
的数字图像处理【1.5】
第2章
FPGA
与图像处理随着图像分辨率的大幅度提升和图像处理算法复杂度的提升,传统的串行处理器已经越来越不能满足图像处理的实时性需求。
BinaryStarXin
·
2025-06-26 21:39
FPGA图像处理
fpga开发
FPGA与图像处理
FPGA技术优势
硬件工程
dsp开发
射频工程
驱动开发
【教程4>第7章>第23节】基于
FPGA
的RS(204,188)译码verilog实现7——欧几里得迭代算法模块
目录1.软件版本2.RS译码器逆元欧几里得算法模块原理分析3.RS译码器逆元欧几里得算法模块的verilog实现3.1RS译码器逆元欧几里得算法模块verilog程序3.2程序解析欢迎订阅
FPGA
/MATLAB
fpga和matlab
·
2025-06-26 20:29
#
第7章·通信—信道编译码
fpga开发
RS译码
欧几里得迭代
教程4
FPGA
的星辰大海
编者按时下风头正盛的DeepSeek,正值喜好宏大叙事的米国大统领二次上岗就业,OpenAI、软银、甲骨文等宣布投资高达5000亿美元“星际之门”之际,对比尤为强烈。某种程度上,,是低成本创新理念的直接落地。包括来自开源社区的诸多赞誉是,并非体现技术有多“超越”,而是让更多的人可以直接体验,把通往AGI的门票,从奢侈品变成了日用品。四十年前的上世纪八十年代初,美国发起的星球大战,高昂的重金投入比拼
forgeda
·
2025-06-26 17:38
fpga开发
硬件架构
SEU
Emulation
EDA硬件辅助验证
商业航天
基于高云GW5AT-15
FPGA
的SLVS-EC桥MIPI设计方案分享
设计需求设计一个4LanesSLVS-EC桥接到2组4lanesMIPIDPHY接口的电路模块:(1)CMOS芯片:IMX537-AAMJ-C,输出4lanesSLVS-EC4.752GbpsLane速率;(2)
FPGA
_Hello_Panda_
·
2025-06-26 17:38
杂文随笔
fpga开发
SLVS-EC
GW5AT
MIPI
D-PHY
基于ARM+
FPGA
+ADC的储能协调控制器/EMS,支持全国产,支持实时系统
协调控制器是一款灵活可定制逻辑的多功能控制装置,可根据实际应用环境需求定制对应的控制逻辑,应用范围广泛,既可作为新能源站(光伏、风电、储能)的协调控制器,也可作为微网控制器或者综合控制器。产品特点1、支持图形化逻辑组态工具实现装置接口信号、处理逻辑、输出控制及事故告警的现场可视化组态、程序升级,可根据现场需求灵活定制功能;2、具备多路信号采集、多路控制输出;3、具有多种通讯接口,具备强大快速的通信
深圳信迈主板定制专家
·
2025-06-26 16:59
电力新能源
人工智能
网络
fpga开发
arm开发
7a系列mrcc xilinx_Xilinx 7 Series
FPGA
!型号列表
Xilinx7Series
FPGA
型号列表SupportedDevice(1),(2)CoreVersionSignalingEnvironmentVirtex-5XC5VFX70T-FF1136-2C
·
2025-06-26 15:27
XC7K160T-1FBG484I、XC7A100T-2CSG324I
FPGA
可编程门阵列 PDF规格书
1、XC7K160T-1FBG484I说明:Kintex®-7
FPGA
有-3、-2、-1、-1L和-2L速度等级,其中-3具有最高的性能。
Summer-明佳达电子
·
2025-06-26 15:27
电子元器件
fpga开发
嵌入式硬件
前端开发者的 Docker
学习记录
文章目录前言一、什么是Docker?二、安装DockerWindowsmacOSLinux三、Docker的基本概念四、构建一个简单的Docker镜像目录结构Dockerfile构建镜像运行容器五、Dockerfile详解以下是一个更详细的Dockerfile示例:指令详解六、多阶段构建示例:七、DockerCompose简介示例docker-compose.yml文件八、使用Docker部署前端
人工智能的苟富贵
·
2025-06-26 09:17
软件工程
docker
学习
容器
调试HDMI音频能8通道播放声音
一、使用场景我们是通过rk主控的hdmi接口播放音视频给到ite68051芯片解析出8声道数据,分别通过4路i2s的数据脚给给到
fpga
去解析调试步骤:1.根据相关手册配置hdmi输出,hdmi声卡注册
hxHardway
·
2025-06-26 05:48
Android/Linux
功能实现文档
音视频
linux
ModelSim在
FPGA
设计中的功能仿真与时序仿真
在
FPGA
(现场可编程门阵列)设计的复杂流程中,仿真环节扮演着至关重要的角色。它不仅能够帮助设计师在物理实现之前发现并修正设计错误,还能通过模拟实际工作环境来评估设计的性能和稳定性。
chao189844
·
2025-06-26 01:52
fpga开发
VIVADO导出仿真数据到MATLAB中进行分析
VIVADO导出仿真数据到MATLAB中进行分析目录前言一、导出仿真数据需要编写的RTL代码二、MATLAB读入txt文件中的数据三、需要注意的点总结前言在使用XilinxVivado进行
FPGA
开发时
FPGA与信号处理
·
2025-06-25 16:14
FPGA学习记录
VIVADO
SIMULATION
导出仿真数据
TXT
MATLAB
VxWorks在Zynq平台上的移植详细流程
Zynq平台以其独特的
FPGA
与ARMCortex-A处理单元结合的设计,广泛应用于工业控制、航空航天、通信设备等多个领域。本文档深入浅出,旨在帮助开发者理解和掌握如何在这一平台上成
缪超争Lighthearted
·
2025-06-25 14:35
TeleScan PE
目录物理层深度剖析通道结构信号完整性关键技术链路训练(LinkTraining)协议层核心技术TLP(事务层包)结构虚拟通道管理原子操作(PCIe5.0+)硬件实现关键
FPGA
实现方案信号完整性设计规范总结
fei_sun
·
2025-06-25 12:20
计算机网络
单片机
stm32
嵌入式硬件
SPI代码详解
FPGA
-verilog部分(
FPGA
+STM32)(一)
声明:本篇文章面向在已对SPI的四种时序有所了解的人我们采用SPI3模式以及将
FPGA
作从机,STM32作主机的方式讲解,在STM32控制部分采用的是半双工模式,但其实半双工与全双工区别不大,稍加修改即可本文章属于
MinJohnson
·
2025-06-24 18:02
STM32
FPGA/Verilog
stm32
fpga
spi
混沌保密音频传输系统设计与评估
详细阐述了系统架构、混沌电路实现、
FPGA
/微控制器平台部署方案,并制定了全面的评估指标体系(包括音频失真度、误码率、加密/解密时间、密钥空间、敏感性分析、统计特性等)。
神经网络15044
·
2025-06-24 14:07
算法
大数据
单片机
音视频
macos
策略模式
算法
开发语言
网络
FPGA
基础 -- Verilog 锁存器简介
由浅入深地讲解Verilog中的锁存器(Latch)**,包括:什么是锁存器(定义与作用)锁存器的分类(透明锁存器vs边沿触发器)Verilog中锁存器的建模方式锁存器与触发器的区别锁存器的时序特性与设计陷阱实际应用与避免锁存器的最佳实践综合工具识别锁存器的方式与调试技巧一、什么是锁存器(Latch)?锁存器是一种电平敏感的时序逻辑单元,用于在特定控制信号(如enable或clk为高电平)时锁存输
sz66cm
·
2025-06-24 11:20
FPGA基础
fpga开发
FPGA
基础 -- Verilog 竞争/竞态(Race Condition)
一、什么是“竞争/竞态(RaceCondition)”?概念说明典型后果信号竞争(GlitchRace)由两条或多条逻辑路径传播延迟不同导致。同一时刻从不同路径到达的电平先后顺序不可预知,产生毛刺或错误翻转。硬件级:产生额外脉冲,触发错误状态或计数。事件竞争/仿真竞态(SchedulingRace)仿真器在同一个时刻deltacycle内对同一变量存在多个驱动且调度顺序不确定(典型如=阻塞赋值)。
·
2025-06-24 11:20
Python判断语句
【结合-AI智能体
学习记录
,仅供参考】Python判断语句是编程中非常基础且重要的部分,用于根据条件执行不同的代码块。
王胖胖~
·
2025-06-24 07:48
python基础学习实操
python
开发语言
FPGA
芯片企业需要做哪些认证?
FPGA
芯片厂商,为了符合行业和客户的要求,保证产品的质量,需要在公司层面和产品层面完成一些标准的三方认证。
·
2025-06-24 01:15
深度学习Day-38:Pytorch文本分类入门
本文为:[365天深度学习训练营]中的
学习记录
博客原作者:[K同学啊|接辅导、项目定制]任务:了解文本分类的基本流程学习常用数据清洗方法学习如何使用jieba实现英文分词学习如何构建文本向量1.前期准备
Point__Nemo
·
2025-06-23 22:55
深度学习
自然语言处理
人工智能
论持久战-STM32实现的PWM输出
学习记录
本来打算假期把stm32吃透的怎奈家里的床就像吸铁石,手机里的王者就像农药蚕食我的计划(珍爱生命远离王者)。那么我提一下目前的在搞的PWM输出吧。因为正在搞四轴飞行器,所以需要四路可调占空比的PWM信号来控制四个无刷电机。所以我需要利用stm32中的TIM4定时器来产生四路PWM。首先说下配置的思路及过程:1)开启TIM4和GPIO时钟,配置PB8|PB9|PB10|PB11选择复用功能AF输出2
半斤技术八两宅
·
2025-06-23 21:20
单片机控制相关
单片机
硬件控制
XCVU47P-2FSVH2892E Xilinx Virtex UltraScale+
FPGA
AMD
XCVU47P-2FSVH2892E是一款为超高带宽、超大逻辑、低延迟应用而生的旗舰级
FPGA
。它不仅为AI与网络加速提供了理想平台,也在5G与未来通信基础设施中发挥着核心作用。
XINVRY-FPGA
·
2025-06-23 19:34
fpga开发
fpga
人工智能
嵌入式硬件
c++
c语言
阿里云
MySQL
学习记录
—— 십칠 CentOS7.9环境下的MySQL8.4 安装和配置
文章目录1、安装和配置2、MySQL包位置3、主要程序介绍本篇开始在之前mysql博客的基础上继续延伸,适合有一定基础的mysql使用者阅读环境:CentOS7.9root用户,MySQL8.41、安装和配置看一下当前系统版本cat/etc/redhat-release应当是CentOSLinuxrelease7.9.2009(Core)关于删除之前mysql的文件,看这篇博客:记录CentOS7
咬光空气
·
2025-06-23 19:01
MySQL学习
mysql
python
学习记录
16
字符串总结python程序使用unicode编码,中文字符与英文字符都占一个字符,但英文字符只占一个字节,中文字符若按照utf-8格式编码占3个字节。(1)字符串常用方法1)大小写转化string.upper()#将所有字母转换为大写string.lower()#将所有字母转换为小写2)字符串分割string.split(sep='')#将字符串按照sep进行分割3)字符串的检索string.co
彤银浦
·
2025-06-23 16:11
学习
python
学习记录
5
1描述程序程序可以用三种方法来描述:自然语言、流程图、伪代码自然语言:主要使用后IPO描述,即描述输入,描述过程、描述输出。流程图:使用图形、文字、线条·描述程序伪代码:介于汇编语言和自然语言中间的一组描述代码的语言2程序结构程序分成三种结构:顺序结构、分支结构、循环结构。(1)顺序结构从上而下,一字不落地依次执行每条语句,例如输入输出语句a=3b,c=4,5str='你好'print(a,b,c
彤银浦
·
2025-06-23 16:41
学习
python
python
学习记录
12
序列总结(1)序列序列是一种内部元素为带有编号的值空间向量,这些编号叫做索引,例如一条字符串就是一个序列。一切对象皆有布尔值,序列的布尔值为:非空序列布尔值为True,空序列布尔值为False。因为序列是带有索引的多维变量,有正向递增索引[0,N-1],反向递减索引[-1,N]因此可以根据索引进行输出单个元素或子向量的切片操作,以及使用len()函数计算有限序列的长度。除了上述操作外,还有以下基本
彤银浦
·
2025-06-23 16:41
学习
开发语言
python
FPGA
基础 -- Verilog 的值变转储文件(VCD:Value Change Dump)
Verilog的“值变转储文件(VCD:ValueChangeDump)”,这是一项在仿真调试中至关重要的技术,可以帮助你“看见”RTL中每个信号随时间的变化过程。一、什么是Verilog的值变转储文件(VCD)VCD文件是一种标准格式的文本文件,全称为ValueChangeDump,用于记录Verilog仿真过程中信号的取值变化。它的作用类似于逻辑分析仪的抓取波形,但作用于RTL层,用于:波形观
sz66cm
·
2025-06-22 01:27
FPGA基础
fpga开发
FPGA
基础 -- Verilog 的属性(Attributes)
Verilog的属性(Attributes)的系统化培训内容,适用于希望深入理解属性如何在综合、仿真和工具指示中使用的专业工程师。内容将涵盖:属性的定义、语法、使用场景、典型示例、工具兼容性与注意事项。一、什么是Verilog的属性(Attribute)Verilog的属性是附加在语句或对象上的元信息(Metadata),不会改变功能行为,但用于指导综合器、仿真器或其他EDA工具的行为,例如:优化
sz66cm
·
2025-06-22 00:24
FPGA基础
fpga开发
在 DE2-115 开发板上使用 Chisel 编写流水灯程序
在DE2-115开发板上使用Chisel编写流水灯程序步骤1:打开QuartusII软件步骤2:编写Verilog代码步骤3:配置项目步骤4:分配引脚步骤5:编译项目步骤6:下载比特流到
FPGA
步骤7:
奈一410
·
2025-06-22 00:52
fpga开发
FPGA
基础 -- Verilog 共享任务(task)和函数(function)
Verilog中共享任务(task)和函数(function)的详细专业培训,适合具有一定RTL编程经验的工程师深入掌握。一、任务(task)与函数(function)的基本区别特性taskfunction调用方式可以在过程块中调用可以在表达式中调用返回值无返回值,通过output/inout传递必须有返回值执行周期可以包含时间延迟#、事件@不能有任何延迟并发可与fork...join结合实现并发
sz66cm
·
2025-06-21 17:36
FPGA基础
fpga开发
PCB设计教程【大师篇】——STM32开发板原理图设计(电源部分)
前言本教程基于B站Expert电子实验室的PCB设计教学的整理,为个人
学习记录
,旨在帮助PCB设计新手入门。所有内容仅作学习交流使用,无任何商业目的。
岂是尔等觊觎
·
2025-06-21 16:59
#PCB设计教程
stm32
嵌入式硬件
单片机
经验分享
学习
智能硬件
pcb工艺
宽带中频10.4G采集卡
板载
FPGA
具备实时信号处理能力,可以进行大数据量的实时信号处理,这些特性使其成为超宽带信号采集、雷达、复杂电磁环境及无线频谱应用领域进行信号采集和分析的理想工具。
·
2025-06-21 14:44
PCIe宽带中频采集回放平台3GS/s 采集14bit 2通道 12.6GS/s回放 16bit 2通道
板载
FPGA
具备实时信号处理能力,可实现数字下变频DDC、数字滤波、快速傅立叶变换等信号处理算法。提供快速的PCIExpress3.0x8数据传输接口,以及灵活
FPGA_ADDA
·
2025-06-21 14:44
fpga开发
信号处理
信息与通信
嵌入式硬件
中频收发卡-采集回放
它具有14bit分辨率、3GS/sAD采样率和12.6GS/sDA更新率,基于XilinxKU060
FPGA
系列。
FPGA_ADDA
·
2025-06-21 13:42
fpga开发
FPGA加速卡
KU115
高速采集卡
深度学习笔记16-VGG-16算法-Pytorch实现人脸识别
模型三、训练模型1.编写训练函数2.编写测试函数3.设置动态学习率4.正式训练四、结果可视化1.Loss与Accuracy图2.指定图片进行预测3.模型评估五、总结前言本文为365天深度学习训练营中的
学习记录
博客原作者
boooo_hhh
·
2025-06-21 12:04
深度学习
机器学习
pytorch
FPGA
基础 -- Verilog语言要素之整型数、实数、字符串
✅一、整型数(Integer)Verilog中的整型值支持如下几种方式表达:1.常规整数格式(literal)10//默认十进制8'd10//8位的十进制108'b1010//8位的二进制8'o12//8位的八进制(12=10)8'hA//8位的十六进制(A=10)2.语法结构说明[位宽]'[进制][数值]位宽:指明宽度,如8'd10是8位进制:b:二进制(binary)o:八进制(octal)d
sz66cm
·
2025-06-21 11:27
FPGA基础
fpga开发
第三届全国先进技术成果转化大会成功举办 中科亿海微携品亮相
为深入贯彻落实党的二十届三中全会精神,积极响应国家“两重”“两新”“两业”“8+9新产业”经济发展战略,5月16日至18日,中科亿海微携国产
FPGA
、SiP系统级芯片、SoM模块和专用SoC芯片等核心产品
ehiway
·
2025-06-21 11:25
fpga开发
中科亿海微SoM模组——AI图像推理解决方案
本文介绍的中科亿海微基于
FPGA
+SoC架构的通用AI图像推理模组,主要
·
2025-06-21 11:55
中科亿海微SoM模组——波控处理软硬一体解决方案
图波控处理板实物图波控处理板硬件由波控处理
FPGA
模块、角度补偿数据存储模块、电平转换模块、电源模块等关键模块组成。
FPGA
模块单元,选用中科亿海
ehiway
·
2025-06-21 11:24
fpga开发
中科亿海微SoM模组——中频信号采集存储卡
数字中频信号采集存储是指利用ADC、
FPGA
实现对信号进行数字化采集、处理和存储传输的过程。该技术在通信、雷达、无线电等领域具有重要应用。
ehiway
·
2025-06-21 11:54
fpga开发
中科亿海微SoM模组——
FPGA
+ARM核心板
FPGA
+ARM核心板是基于中科亿海微的EQ6HL45型
FPGA
芯片开发的高性能核心板,具有处理器丰富、接口丰富、高速大带宽等特点,适合异构平台算法、控制等方面使用。
ehiway
·
2025-06-21 11:24
fpga开发
arm开发
超高速10G采集卡
特性:单通道和双通道操作单通道10GSPS或双通道5GSPS7GByte/s持续数据传输速率开放式
FPGA
支持实时DSP脉冲检测固件选项波形平均固件选项特征单通道和双通道工作模式双通道5GSPS,单通道
FPGA_ADDA
·
2025-06-21 07:30
fpga开发
高速采集卡
10G采集卡
MoveIt! 学习笔记1- MoveGroup C++ Interface
此博文主要是用来记录ROS-Kinetic中,用于机器人轨迹规划的MoveIt功能包的
学习记录
。
HarwardWu
·
2025-06-21 06:57
ROS学习历程
MOVEIT
编程语言
运动学
FPGA
中所有tile介绍
FPGA
中包含的tile类型,以xinlinx7k为例,可以通过f4pga项目中的原语文件夹查看,主要包含以下这些:以下是您提到的Xilinx7系列
FPGA
中各种模块的含义及用途:1.BRAM(BlockRAM
aspiretop
·
2025-06-21 06:26
FPGA
fpga开发
XCVP1902-2MSEVSVA6865 Xilinx
FPGA
Versal Premium SoC/ASIC
XCVP1902-2MSEVSVA6865VersalPremiumSoC/ASIC单片
FPGA
,可提供大容量
FPGA
逻辑仿真和原型设计目标。
XINVRY-FPGA
·
2025-06-21 06:24
fpga开发
fpga
嵌入式硬件
云计算
ai
阿里云
安全
Xilinx XC7A12T‑1CPG238I Artix‑7
FPGA
XC7A12T‑1CPG238I以其独特的性能与封装组合,成为诸多工程师的首选方案。下面,我们从多个维度对这款芯片做深入剖析。一、产品定位与封装特点XC7A12T‑1CPG238I属于赛灵思(Xilinx)28 nmArtix‑7系列中的入门级型号,其核心目标市场包括:小型嵌入式控制器接口桥接与协议转换设备教育与开发板平台低速数据处理 / 采集系统其CPG238封装(Chip‑ScaleBGA,0
·
2025-06-21 06:23
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他