E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
PCIe
Original PIPE and Serdes PIPE
PIPEisPHYInterfacefor
PCIE
,STAT,USB,DispalyPortandConvergedIO,上述协议都可以使用这种通用接口。
许嵩66
·
2024-02-08 18:30
PCIE
协议学习
PIPE
pcie
#
PCIE
#
PCIe
扫盲——链路初始化与训练基础(二)
前面的文章中提到过,OrderedSets分别有以下几种:TS1andTS2OrderedSet(TS1OS/TS2OS)、ElectricalIdleOrderedSet(EIOS)、FTSOrderedSet(FTSOS)、SKPOrderedSet(SOS)和ElectricalIdleExitOrderedSet(EIEOS)。其主要用于链路初始化与训练等功能。在介绍LTSSM之前,先来简
那么菜
·
2024-02-08 18:59
#
PCI-e
PCIE
Order Set
1TrainingSequence TrainingSequence是由OrderSet(OS)组成,它们主要是用于bitaligment,symbolaligment,交换物理层的参数。当data_rate=2.5GTor5GT它们不会被扰码(scramble),当date_rate=8GTorhigher根据特殊的规则决定是否对OrderSet进行扰码。 LTSSM中使用最多的训练序列为T
许嵩66
·
2024-02-08 18:58
PCIE
协议学习
pcie
协议
PCIE
的ordered-set(TS/SKP/EIOS/FTS)
物理层的控制字符除了昨天讲的用于TLP/DLLP报文的STP/SDP/END/EDB之外,我们来看看其他几个控制字符的用途:PAD字符:前面我们讲过字节流经过字节拆分后分布到不同的lane上发送。Spec要求数据流对齐,PAD字符就是在不对齐的情况下填充用。如下图X8的链路,红色框线中填充了4个PAD字符。COM字符:COM字符用作有序集的首字符。有序集下面叙述。SKP、IDL、FTS、EIE字符
cy413026
·
2024-02-08 18:58
#
PCIE专题
orderedSet
pcie
nvme Linux driver 学习之二
pcie
设备枚举原理
其内部实现的一个关键的地方在于使用pci_register_driver()接口和它的接口参数来注册其支持的设备的
pcie
设备。
1哥
·
2024-02-08 12:22
PCIe
学习笔记(1)Hot-Plug机制
文章目录Hot-PlugInitHotAddFlowSurpriseRemoveFlowNPEMFlowHot-PlugInit
PCIe
hot-plug是一种支持在不关机情况下从支持的插槽添加或删除设备的功能
小破同学
·
2024-02-08 07:05
PCIe
芯片
PCIe
高级FPGA开发之基础协议
PCIe
(二)
高级FPGA开发之基础协议之
PCIe
(二)一、TLP报文类型在
PCIe
总线中,存储器读写、I/O读写和配置读写请求TLP主要由以下几类报文组成:1.1存储器读请求TLP和读完成TLP当
PCIe
主设备(RC
北京不北
·
2024-02-07 11:30
FPGA高级开发
fpga开发
PCIe
TLP
LabVIEW FPGA
PCIe
开发讲解-7.7节:上位机PC端Memory应用程序开发(LabVIEW/C调用DLL文件,神电提供lvlib库)
当FPGA硬件被系统识别成功后,我们就可以编写一个上位机PC端的应用程序来与之通信,比如用来监控下位机FPGA前面板上的控件值或者下发控制指令给FPGA了。为了方便广大用户的使用,我们将2上2下共计4个通道的中间层Memory读写通道传输也封装到前面给用户介绍过的那个DLL动态链接库里面了,这样对于使用不同编程语言(C\C++\C#\Python)开发上位机应用程序的用户来说,直接调用我们封装好的
神电测控
·
2024-02-07 08:15
labview
fpga
pci-e
编程语言
嵌入式
ESXi Arm Edition version 1.10更新
UpgradeisNOWsupportedfromearlierESXi-Arm1.xFlingreleasesUpgradefromearlierESXi-Arm1.xFlingisnowsupportedSupportforArmDEN0115(
PCIe
configsp
yqowen
·
2024-02-07 08:47
ChatGPT辅助编程,一次有益的尝试
如果大家想学习
PCIe
,搜索网上的信息,大概率会看到chinaaet上Felix的
PCIe
扫盲系列的博文Felix-
PCIe
扫盲每次看这个系列博文的时候,我都在想有没有什么方法可以把这个系列的博文都保存到一个
XtremeDV
·
2024-02-06 10:00
chatgpt
PCIE
参考时钟架构
一、
PCIe
架构组件首先先看下
PCIE
架构组件,下图中主要包括:ROOTCOMPLEX(RC)(CPU);
PCIE
PCI/PCI-XBridge;
PCIE
SWITCH;
PCIE
ENDPOINT(EP)(
HD攻城狮一枚
·
2024-02-06 08:31
硬件开发
硬件工程
嵌入式硬件
硬件
Allegro中设置让Route Keepout(禁止布线区)允许布线或打过孔的方法
但有时候你这个元件得设置禁止布线区,同时你又必须要在上面走线,这种情况下这个DRC或许就分时候去选择需要和不需要了,举个例子:
PCIE
走线。如下图如图,当走线碰
白皋`
·
2024-02-05 12:52
PCB
pcb工艺
硬件工程
《低功耗方法学》翻译——第八章:低功耗IP设计
本章从复杂IP设计工程师的角度来描述低功耗设计,如处理器、DSP、USB、
PCIE
xpress和总线基础架构。到目前为止,我们已经假设IP是相对固定的,我们必须增加低功耗能力。
在路上-正出发
·
2024-02-04 19:21
低功耗方法学(Soc)
芯片设计
低功耗
SOC
IC设计
Soc
基于FPGA的
PCIe
接口设计---01_
PCIe
基本概念
哈哈...最近这几个月都在啃
PCIe
,各种查资料,看文献。总算有点头绪了,这不,就急急忙忙跟大伙分享一下劳动成果,如果有理解得不对的地方,请大神不吝赐教啊!好了,言归正传。
攻城狮Bell
·
2024-02-04 14:36
FPGA
PCIe
FPGA
PCIe
Xilinx
FPGA学习-
PCIe
基本概念
点击上方蓝字关注我们1.
PCIE
总线概述1.1
PCIE
总线的发展历史
PCIE
总线技术,也叫计算机内部总线技术”PeripheralComponentInterconnect”,即外围组件互联,其前身是PCI
Hack电子
·
2024-02-04 14:35
java
linux
python
嵌入式
人工智能
高级FPGA开发之基础协议
PCIe
基础协议之
PCIe
部分一、TLP包的包头在
PCIe
的系统中,tlp包的包头的结构有许多部分是相似的,通过掌握这些常规的包头,能帮助理解在
PCIe
总线上各个设备之间如何进行数据的收发。
北京不北
·
2024-02-04 14:34
FPGA高级开发
fpga开发
PCI
【FPGA原型验证】FPGA 技术:芯片和工具
3.1.4.FPGADSP资源3.1.5.FPGA时钟资源3.1.5.1.FPGA时钟生成3.1.5.2.FPGA时钟分配3.1.6.FPGA输入和输出3.1.7.千兆位收发器3.1.8.内置IP(以太网、
PCIE
x
Hcoco_me
·
2024-02-04 12:53
数字IC
fpga开发
Soc
原型验证
《PCI Express体系结构导读》随记 —— 第II篇 第4章
PCIe
总线概述(6)
接前一篇文章:《
PCIE
xpress体系结构导读》随记——第II篇第4章
PCIe
总线概述(5)4.1
PCIe
总线的基础知识与PCI总线不同,
PCIe
总线使用端到端的连接方式,在一条
PCIe
链路的两端只能各连接一个设备
蓝天居士
·
2024-02-03 19:48
PCI
Express
PCI
PCIe
《PCI Express体系结构导读》随记 —— 第II篇 第4章
PCIe
总线概述(5)
接前一篇文章:《
PCIE
xpress体系结构导读》随记——第II篇第4章
PCIe
总线概述(4)4.1.2
PCIe
总线使用的信号
PCIe
设备使用两种电源信号供电,分别是Vcc与Vaux,其额定电压为3.3V
蓝天居士
·
2024-02-03 09:55
PCI
Express
PCI
PCIe
Linux下PCI设备驱动开发详解(七)
Linux下PCI设备驱动开发详解(七)本章及其以后的几章,我们将通过
PCIE
xpress总线实现CPU和FPGA数据通信的简单框架。
北京不北
·
2024-02-02 23:52
PCI设备驱动开发详解
linux
驱动开发
c语言
fpga开发
Linux下PCI设备驱动开发详解(三)
Linux下PCI设备驱动开发详解(三)在进行
PCIe
实际软硬件开发之前,我们要先非常清晰几个概念,这些概念可以让我们高屋建瓴,了解整个
PCIe
软硬异构系统如何运行的,以及
PCIe
驱动和
PCIe
device
北京不北
·
2024-02-02 23:22
PCI设备驱动开发详解
linux
驱动开发
运维
c语言
fpga开发
调优IntelliJ IDEA的JVM参数
笔者的机器配置和环境如下:IntelCorei7-4870HQ,4C/
[email protected]
~3.7GHz16GBDDR3L1600MHzRAM512GB
PCIe
SSDmacOSMojave10.14.4IntelliJIDEA2018.2.7
LittleMagic
·
2024-02-02 11:16
给驱动设备添加属性文件
示例比如我们要给
pcie
控制器加一个供电控制,来控制从设备的供电,可以在控制器设备中通过device_create_file加一个属性文件来控制ssize_t
pcie
_pwr_show(structdevice
qxqxa
·
2024-02-01 16:28
Linux内核之驱动
驱动开发
Banana Pi BPI-R4开源路由器开发板快速上手用户手册,采用联发科MT7988芯片设计
2xmini
PCIe
插槽,带
PCIe
3.02lane接口,用于Wi-Fi7NIC(网络接口
Banana Pi开源硬件
·
2024-02-01 06:16
Banana
pi
开源硬件
嵌入式硬件
智能路由器
信息与通信
开源
《PCI Express体系结构导读》随记 —— 第II篇 第4章
PCIe
总线概述(2)
接前一篇文章:《
PCIE
xpress体系结构导读》随记——第II篇第4章
PCIe
总线概述(1)4.1
PCIe
总线的基础知识与PCI总线不同,
PCIe
总线使用端到端的连接方式,在一条
PCIe
链路的两端只能各连接一个设备
蓝天居士
·
2024-01-31 21:29
PCI
Express
PCI
PCIe
浅谈图像采集卡
1340-T2采用
PCIe
x4线路设计图像采集卡也称为视频抓取卡,这个部件通常是
双翌视觉
·
2024-01-31 17:12
视觉控制器
机器视觉
图像处理
图像处理
人工智能
PCIe
-6328 八口USB3.0图像采集卡:专为工业自动化和机器视觉设计
PCIe
-6328一块8口USB3.0主控卡,专为工业自动化和机器视觉相关应用设计。USB3.0或称作高速USB,是一项新兴总线技术,10倍于USB2.0的传输速度,尤其适用于高速数据存储和图像设备。
qq_52609913
·
2024-01-31 17:38
自动化
运维
图像处理
迅为龙芯2K1000开发板运行Busybox、Buildroot、Loognix、QT5.12系统
接口全板载4路USBHOST、2路千兆以太网、2路UART、2路CAN总线、Mini
PCIE
、SATA固态盘接口、4G接口、GPS接口WIFI、蓝牙、MiniHDMI、温度传感器、JTAG接口等开发指南更新
mucheni
·
2024-01-31 13:00
单片机
嵌入式硬件
RK3568驱动指南|驱动基础进阶篇-进阶5 自定义实现insmod命令实验
RK3568支持4K解码和1080P编码,支持SATA/
PCIE
/USB3.0外围接口。RK3568内置独立NPU,可用于轻量级人工智能应用。
mucheni
·
2024-01-31 13:59
3568开发板
阿尔泰科技
PCIe
总线多功能数据采集卡
PCIe
8620
国产数据采集卡新选择
PCIe
总线多功能采集卡
PCIe
8620模拟量采集DA输出DIO卡指标参数模拟量输入通道数单端16路/差分8路精度12位采样频率250KS/s通道切换方式首末通道顺序切换AD缓存16K
阿尔泰1999
·
2024-01-30 11:37
科技
Linux下基于AHCI controller模块实现SATA Platform驱动附代码详细流程
2.2详细过程三、Platform驱动讲解3.1整体概念3.2驱动架构四、其他相关链接1、SATA模块之HBA卡开发总结(一)2、SATA信息传输FIS结构总结3、SATA驱动中FIS命令处理详细流程4、
PCIe
快乐的学习
·
2024-01-30 00:42
内核
磁盘
SATA
SSD
存储
SATA驱动中FIS命令处理(详细)流程附代码和协议解析
2.2内存布局2.2.1具体内存分配规则2.2.2具体命令填充2.2.3命令触发流程2.2.4其他注意事项三、其他相关链接1、SATA模块之HBA卡开发总结(一)2、SATA信息传输FIS结构总结3、
PCIe
快乐的学习
·
2024-01-30 00:41
驱动
磁盘
储存
SATA
SSD
深入到 TLP:PCI Express 设备如何通信(第一部分)
前言当我为
PCIe
xpress编写XillybusIP核时,我很快发现很难开始:在线资源和官方规格用关于螺母和螺栓的血腥细节轰炸你,但对机器应该做什么却很少说。
攻城狮Adam
·
2024-01-29 19:45
PCIE
express
PCIE
TLP
PCIe
链路层训练过程
1,什么是symbollock和bitlock
PCIe
总线的的接收端链路上没有时钟,因此获取时钟的办法是通过接收到发送端发过来的报文信息(带有时钟信息)来获取时钟信息,将此过程称之为bitlock,同理
攻城狮Adam
·
2024-01-29 19:13
PCIE
express
PCIE
主板上的南桥和北桥是什么意思?
要知道早期的制造工艺相对粗糙,晶体管的数量相对偏少,因此曾经的处理器集成度较低,必须要由主板芯片组来承担大量功能,芯片组分为南桥芯片组和北桥芯片组两部分,其中的北桥负责CPU与内存的数据交换、图形处理、CPU与
PCIE
亿说电脑
·
2024-01-29 19:08
MIZ7035
PCIe
测试 RIFFA【
PCIE
视频传输】
1.前言MIZ7035官方提供了两种
pcie
的demo,一个就是普通的PIO测试,一个是BMD测试。我只是试验了PIO功能,可以对板卡直接进行IO寄存器读写。
weixin_30635053
·
2024-01-28 13:16
操作系统
python
人工智能
PCIE
4.0 Equalizaiton(LTSSM 均衡流程)
1.均衡在Tx端有FFE(FeedForwardEqualizer,前馈均衡器);在Rx端有:CTLE(ContinuousTimeLinearEqualizer,连续时间线性均衡器)和DFE(DecisionFeedbackEqualizer,判决反馈均衡器)。通过FFE和CTLE,可以去除大部分由ISI所引入的抖动;通过DFE可以进一步去除ISI,它还能去除部分的阻抗失配所造成的反射。通过这些
许嵩66
·
2024-01-28 11:39
pcie
阿尔泰科技多功能数据采集卡
PCIe
5657为多功能采集卡;500/250Ksps,16位,32/16路异步模拟量输入;100Ksps,16位,4/2/0路同步电压模拟量输出;8路DIO;8路PFI;1路32位多功能计数器指标参数
阿尔泰1999
·
2024-01-28 01:59
科技
PCIe
总线多功能同步采集卡:满足高动态范围应用需求
为满足这些需求,
PCIe
总线多功能同步采集卡应运而生。本文将重点介绍一款
PCIe
总线多功能同步采集卡,包括其特点、技术参数和应用范围。
阿尔泰1999
·
2024-01-28 01:59
人工智能
龙芯,启动!
板卡提供3个
PCIE
插槽,可支持独立显卡、网卡等主流
PCIE
设备。板卡有M.2KEYM和M.2KEYE两种接口,支持
PCIe
3.
阳排
·
2024-01-28 00:47
loongnix
龙芯
3A6000
《PCI Express体系结构导读》随记 —— 第I篇 第3章 PCI总线的数据交换(5)
接前一篇文章:《
PCIE
xpress体系结构导读》随记——第I篇第3章PCI总线的数据交换(4)3.2PCI设备的数据传递PCI设备的数据传递使用地址译码方式,当一个存储器读写总线事务到达PCI总线时,
蓝天居士
·
2024-01-27 15:47
PCI
Express
PCI
PCIe
存储硬盘不要贪便宜了,守护数据最宝贵-2
第二个避坑点:尽量不买
PCIe
5.0SSD为了追求高性能,现在说到SSD,大家基本都想要买NVME
PCIE
SSD。
PCIE
SSD在消费端、云市场、数据中心的占比均在继续攀升。
古猫先生
·
2024-01-26 23:46
SSD
人工智能
服务器
linux
AGI时代的奠基石:Agent+算力+大模型是构建AI未来的三驾马车吗?
MetaGPT;大模型;人工智能;通用人工智能;数据并行;模型并行;流水线并行;混合精度训练;梯度累积;Nvidia;A100;H100;A800;H800;L40s;混合专家;910B;HGXH20;L20
PCIe
高性能服务器
·
2024-01-26 15:02
人工智能
agi
百度
armv8 - GIC-V2 中断控制器
中断类型越来越多,比如普通外设中断,软件触发中断,CPUCore之间的中断,还有类似于
PCIe
上的基于消息传递的中断等虚拟化技术的引入,主要开始
三境界
·
2024-01-26 08:48
嵌入式Linux
操作系统
个人笔记
linux
arm开发
【linux-虚拟化】 SR-IOV技术
单根I/O虚拟化(SR-IOV)是一种规范,它允许单个
PCIE
xpress(
PCIe
)设备向主机系统呈现多个独立的PCI设备,称为虚拟功能(VF)。
Henry Patch
·
2024-01-25 22:51
#
虚拟化技术
linux
服务器
后端
PCIe
信息查询
查询
PCIe
设备厂商信息通过
PCIe
设备的描述信息进行查询
PCIe
设备的描述:Class号、厂商号(venderid)、设备号(deviceid).通过
PCIe
设备的描述查询PCI设备具体信息的网站:http
小蜗牛1218
·
2024-01-25 22:52
PCIe
总线中Root Complex(RC)
PCIe
总线规范并没有规定RC的实现细则。在有些处理器系统中,RC相当于
PCIe
主桥,也有的处理器系统也将
PCIe
主桥称为
PCIe
总线控制器。
咸鱼弟
·
2024-01-25 11:32
PCIe
linux
PCIe
【精讲】
PCIe
基础篇——Non-Prefetchable & Prefetchable MMIO
MMIO有两种,Non-PrefetchableMMIO:非预取内存空间PrefetchableMMIO:可预取内存空间PrefetchableMMIO:将MMIO的一个区域设置为可预取的,允许CPU提前获取该区域中的数据,以预测请求者在不久的将来可能需要比实际请求更多的数据。对数据进行这种小规模缓存是安全的,因为读取数据不会改变目标设备上的任何状态信息。也就是说,读取位置的行为没有副作用。例如,
咸鱼弟
·
2024-01-25 11:02
PCIe
pci-e
计算机网络
PCIe
系统中Switch介绍
从系统软件的角度上看,每一个
PCIe
链路都占用一个PCI总线号,但是一条
PCIe
链路只能连接一个PCI设备,Switch、EP或者
PCIe
桥片。
咸鱼弟
·
2024-01-25 11:02
PCIe
1024程序员节
【精讲】
PCIe
基础篇——BDF与配置空间
BDF
PCIe
总线中的每一个功能都有一个唯一的标识符与之对应。这个标识符就是BDF(Bus,Device,Function)BUS:总线号,最多可以通过配置软件分配256个总线号。
咸鱼弟
·
2024-01-25 11:31
PCIe
pci-e
计算机网络
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他