【ADI PLL 】时序小结

原文地址:https://ez.analog.com/cn/support-reference-library/rf/f/forum/95507/thread

ADI的图一如既往的需要“推敲”

【ADI PLL 】时序小结_第1张图片
ADI的所有锁相环产品控制接口均为三线串行控制接口。如上所示。要注意的是:在ADI的PLL产品中,大多数的时序图如图上所示,该图是错误的,正确的时序图如图下的图所示,LE的上升沿应跟Clock的上升沿对齐,而非Clock的下降沿

控制接口由时钟CLOCK,数据DATA,加载使能LE构成。加载使能LE的下降沿提供起始串行数据的同步。串行数据先移位到PLL频率合成器的移位寄存器中,然后在LE的上升沿更新内部相应寄存器。注意到时序图中有两种LE的控制方法。

另外,需要注意的是对PLL芯片的寄存器进行写操作时,需要按照一定的次序来写,具体请参照芯片资料中的描述。特别地,在对ADF4360的寄存器进行操作时,注意在写控制寄存器和N计数器间要有一定的延时。

【ADI PLL 】时序小结_第2张图片

分割

问题:控制多片PLL芯片时,串行控制线是否可以复用?

答案:一般地,控制PLL的信号包括:CE,LE,CLK,DATA。CLK和DATA信号可以共用,即占用2个MCU的IO口,用LE信号来控制对哪个PLL芯片进行操作。多个LE信号也可以共用一个MCU的IO口,这时需要用CE信号对芯片进行上电和下电的控制。

你可能感兴趣的:(Cortex_M,硬件工程)