ACH512智能安全芯片算法描述

 ACH512 芯片是一款基于安全算法的高性能 SOC 芯片, 主要应用于 eMMC/SD/Nandflash 大容量存储设备、加密 U 盘、指纹识别等市场。 芯片采用 32 位内核,片内集成多种安全密码模块,包括SM1、 SM2、 SM3、 SM4、 SSF33 算法以及RSA/ECC、 ECDSA、 DES/3DES、AES128/192/256、SHA1/256/384/512 等安全算法,芯片提供了多种外围接口: USB2.0、UART、SDIO、 ISO7816、 I2C、 SPI、 NFM, MIM 等。

    芯片包括 512K 字节的eFlash, 16K 字节的 ROM, 128K 字节的 SRAM, 4K 字节算法专用 SRAM(可开放做普通 SRAM), 片内 ROM 提供各种算法接口程序供用户调用。
ACH512智能安全芯片算法描述_第1张图片

你可能感兴趣的:(航芯,安全,人工智能,智能家居,工业控制,元器件,单片机)