Vivado生成HDL例化模板

下面这种方式其实并不好用,每次都要先点击’Open Elaborated Design’后才能使用(很慢),而且生成的例化模板接口顺序也并不是按照原始HDL中的接口顺序,用了一次后基本就没再用过,所以就自己写了一个生成例化文件的Python 脚本。

详见:生成Verilog HDL例化模板

-----------------------------以下是原文-----------------------------------

  在ISE的开发中,可以很方便的生成HDL文件的例化模板,但vivado中,很多同学并没有找到这个功能,其实功能还是有的,只不过在vivado中很多功能可以通过tcl脚本实现,因为Xilinx就把这些功能从图形化中去除了。下面我们看vivado中怎么生成HDL的例化模板。

  1. 首先要安装Design Utilities, 点击Tools->Xilinx Tck Store选项,如下图所示。
    Vivado生成HDL例化模板_第1张图片

  2. 点击Install, 安装Design Utilities,如下图所示。

Vivado生成HDL例化模板_第2张图片

之后再生成例化模板时就不需要再安装了,直接进行下面的步骤就行。

  1. 把要生成例化模板的HDL文件设置为top文件,并点击Open Elaborated Design,如下图所示。

Vivado生成HDL例化模板_第3张图片

  1. Tcl Console中执行xilinx::designutils::write_template -template -verilog指令,就可以看到下图4所示,根据提示内容,去对应位置找到生成的例化模板文件即可。

Vivado生成HDL例化模板_第4张图片
如果没有执行第3步操作,就会出现下面的情况

Vivado生成HDL例化模板_第5张图片

可以看出,提示了Warning,并且生成了一个没有名字的.v文件。如果打开文件的话,会发现文件中并没有有用内容。

好,到这里,就已经正确生成了HDL例化模板了。但每次都需要输入tcl指令还是略显麻烦,我们可以设置一个tcl的按钮,一键生成。操作如下:

点击Tools->Custom Commands->Customize Commands,如下图6所示。

Vivado生成HDL例化模板_第6张图片

进去之后,按照下图的操作步骤,生成tcl指令。

Vivado生成HDL例化模板_第7张图片

操作完后,就可以在vivado的菜单栏中看到tcl的按钮标志,如下图8所示。

在这里插入图片描述

以后在敲指令的步骤就可以替代为直接点击该按钮即可。

OK,以上就是全部操作步骤了。但这种方式生成的例化模板,是按照接口类型排序的,前面是input,中间是output,最后是inout,并不是按照我们原始的端口排序,这可能会造成一点不便。

微信公众号:Quant_Times

你可能感兴趣的:(FPGA)