E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
verilog仿真
一个有趣的MOSFET电路-触摸调光电路
我必须用LTSpice
仿真
一把,看下电路是否能工作,如何工作。LTSpice
仿真
话不多说,上
仿真
微风好飞行
·
2024-01-01 10:28
电子技术
电子电路
单片机项目之智能计算器
使用
仿真
搭建一个简单的单片机项目单片机芯片采用AT89C51,利用LCD进行屏幕显示,按键输入数据,代码可烧录进实物芯片使用。键入数据会有声音及灯光闪烁提示。适合单片机项目开发的学习和使用。
周公子来了
·
2024-01-01 09:14
单片机学习
单片机
c语言
嵌入式硬件
[
verilog
] 免费开源的
verilog
仿真
工具:icarus
verilog
4.使用总结前言知名的
Verilog
仿真
工具主要为三大主流的产品:mentor的modelsim/questasim,candence的NC-
verilog
,synopsys的VCS。
元存储
·
2024-01-01 08:08
元带你学:
Verilog
Verilog
fpga开发
[
Verilog
] 加法器实现
1.4位的加法器先来一个最基本的的
Verilog
加法器设计代码moduleadder_4bit(input[3:0]a,b,output[3:0]sum,outputcarry);assign
元存储
·
2024-01-01 08:05
元带你学:
Verilog
fpga开发
GF厂积家月相925一体机芯复刻表、是不是最好、最逼真的版本?
如此有魅力的腕表仿机市场当然会有对其的复刻,而这一次宏杰腕表要给大家介绍的是GF厂积家复刻手表,是目前复刻市场做到最好的一款,做工细节都是比较好,
仿真
度也是做到最逼真的一款,大家一起来看看对比正
潮流品鉴
·
2024-01-01 08:50
高仿手表哪款值得推荐,推荐5款值得购买的款式
在手表市场上,
仿真
手表一直备受争议,因为很多人认为
仿真
手表与正品手表有着极大的相似度,甚至连表带、表面纹路都极为相似,而且价格又便宜很多。所以近年来,越来越多的消费者选择购买高仿手表。
爱表之家1
·
2024-01-01 07:30
高仿浪琴机械表多少钱一块,
仿真
浪琴机械表价格一览表
高仿浪琴表机械表多少钱一块,浪琴是一个历史悠久的手表品牌,以瑞士制表技艺精湛而著称,是许多钟表迷梦寐以求的手表品牌之一。然而,这样的高档手表价格昂贵,对于一些没有那么多资金的手表爱好者来说,高仿的浪琴机械表成了一种相对实惠的选择。但是,这样的价格真的能买到真正的好手表吗?让我们进行一次深入的探讨。微信:913072497(下单赠送精美礼品)高仿浪琴机械表多少钱一块高仿浪琴机械表价格在1500-23
腕表鞋屋
·
2024-01-01 06:17
System
Verilog
:always_ff,always_comb,always_latch
文章目录一、简介二、示例一、简介
Verilog
中只有一个通用的always过程块,System
Verilog
中追加了3个具有更明确目的专用always块。
暴风雨中的白杨
·
2024-01-01 05:50
FPGA
fpga开发
常见端口介绍
常见端口号及用途一些常见的端口号及其用途如下:21端口:FTP文件传输服务22端口:SSH端口23端口:TELNET终端
仿真
服务25端口:SMTP简单邮件传输服务53端口:DNS域名解析服务80端口:HTTP
命令执行
·
2024-01-01 05:40
深度学习
机器人
爬虫
单片机
《PIC单片机应用》实验报告——车辆里程表(上)
2.学习PROTEUS软件画电路图的方法,应用该软件做电路
仿真
。3.学习程序下载及硬件硬件调试。
jmu-pfm
·
2024-01-01 04:31
单片机
嵌入式硬件
【硬件描述语言】期末复习
VHDL语言的功能建模、
仿真
、综合优点:采用自上至下的设计方法系统大量采用AISC芯片采用系统早期
仿真
降低了硬件电路的设计难度主要涉及文件是用HDL语言编写的源程序,其资料量小;可继承性好;阅读方便2、
小萨摩!
·
2024-01-01 04:45
期末考试
linux
网络
服务器
基于
Verilog
的十字路口交通灯控制电路设计
基于
Verilog
的十字路口交通灯控制电路设计一、设计要求二、设计方案三、电路原理图四、代码实现1.
Verilog
代码:2.Testbench代码五、
仿真
结果一、设计要求设计并实现一个简单的十字路口交通灯控制电路
YangJin_UESTC
·
2024-01-01 02:17
fpga开发
FPGA平台以太网学习:涉及1G/2.5G Ethernet 和Tri Mode Ethernet MAC两个IP核的学习记录(四)——实例
仿真
分析
文章目录一、时钟二、复位三、配置(回环测试还是外接)四、状态(链路状态)五、数据、使能 学习不能稀里糊涂,要学会多思考,发散式学习以及总结: FPGA作为一种器件,只是实现目的的一种方法,过度追求实现的技术细节(用hdl还是hls,用啥芯片,用啥接口)容易只见树木不见森林。工具软件的用法也好,器件的架构也好,语言孰优孰劣的争论也罢。工程应用里大概更多应该去考虑适合的实现方式,现在softwar
FPGA_青年
·
2024-01-01 02:44
FPGA
学习记录
fpga开发
学习
使用
verilog
实现红绿灯
好的,我来给你介绍如何使用
Verilog
语言来实现红绿灯。首先,我们需要先定义一些变量,用于表示红灯、黄灯、绿灯的状态。
笨爪
·
2024-01-01 02:12
用verlog实现红路灯
Verilog
是一种用于描述和模拟电子系统的硬件描述语言(HDL)。下面是一个简单的例子,使用
Verilog
实现红路灯控制器。
黄涵奕
·
2024-01-01 02:12
fpga开发
Verilog
语言交通灯课程设计
一、设计思路1)设计一个十字路口交通灯控制器。交通灯处于东西大街和南北大街,如图2-1所示用寄存器模拟十字路口交通信号控制情况。当东西方向为绿灯时,南北方向为红灯,二南北方向为绿灯时,东西方向为红灯。东西向通行时间为11s,南北向通行时间为11s。图2-1路口示意图diagrammaticsketch2)东西、南北方向黄灯都亮3s。3)用高低电平分别表示灯灭灯亮,用计数器实现状态跳转。二、设计原理
戴回回
·
2024-01-01 02:41
fpga开发
Verilog
设计交通灯
1、控制器由状态机编写moduletraffic_light(clk,rst_n,count,ew,sn);inputclk,rst_n;input[5:0]count;//countinputoutput[2:0]ew,sn;//lightreg[2:0]ew,sn;reg[1:0]pre_state,next_state;parameterS0=2'b00,S1=2'b01,S2=2'b10,
爱哭不秃头
·
2024-01-01 02:10
数字电路设计
Verilog
HDL
verilog
Verilog
设计实例(二):交通信号灯设计实例
前言本文为
Verilog
实例开发的第二弹,缺少
Verilog
代码练手或者有些生疏的可以在这里参考一些设计实例进行练习。
__Retr0
·
2024-01-01 02:09
fpga开发
9—基于FPGA(ZYNQ-Z2)的多功能小车—拓展功能—OpenMV的色块识别
目录1.色块识别设计思路2.OpenMV代码3.Arduino代码4.
Verilog
代码1.色块识别设计思路对于色块识别功能,我想让OpenMV检测色块,在数码管上显示。
贡橙小白鼠
·
2024-01-01 02:38
fpga开发
4—基于FPGA(ZYNQ-Z2)的多功能小车—软件设计—电机驱动模块
我使用的FPGA是Xilinx的PYNQ-7020(ZYNQ-Z2),在Vivado2018.3平台使用
Verilog
进行编程。
贡橙小白鼠
·
2024-01-01 02:08
fpga开发
Verilog
设计倒计时秒表
目录一.设计要求二.模块总和三.模块设计1.顶层模块2.分频模块3.计数模块4.倒计时模块5.数码显示模块6.管脚约束代码四.引脚分配五.演示视频一、设计要求①.用基于NEXY4DDR开发板自带的时钟驱动电路,要求计时精确;②.用开发板上的低7个开关(sw6-sw0),输入倒计时的初始秒数(最大99);③.用2个数码管以十进制显示当前的倒计时秒值;④.用最高的开关(若开发板开关不够,可以用按键代替
夏澄啊
·
2024-01-01 02:37
fpga开发
学习笔记1:
verilog
VGA控制器
大家可以根据B站小梅哥进行学习分辨率为640*480根据行场同步信号需要的各个时间节点。以行扫描进行分析:(场扫描同理)SyncPulse对应HSyncTime时间节点96,即代码中的HS_EndBackPorch对应HBackPorch时间节点40LeftBorder对应HLeftBorder时间节点8此时行数据开始信号即代码中的Hdat_Begin=96+40+8=144即上面序号1.2.3时
夏澄啊
·
2024-01-01 02:37
学习
fpga开发
学习及反思2:
verilog
达芬奇VGA彩条显示实验
使用到的:正点原子达芬奇开发板,800*480正点原子液晶屏模块,b站小梅哥视频通过B站小梅哥TFT学习视频,进行部分理解修改使用正点原子显示。反思:正点原子使用的代码中是采用DE模式,DE模式中DE为1,将行场同步信号赋予1。而小梅哥是将行场脉冲信号赋予给行场同步信号即VGA_HSVGA_VS。经过理解,小梅哥代码中的VGA_BLK信号就是DE信号,当像素进行看的见的有效区域(800*480)中
夏澄啊
·
2024-01-01 02:37
学习
Verilog
跑马灯 nexy4ddr
基于小梅哥b站FPGA视频要求:八个Led灯每隔0.05s循环闪烁
verilog
设计:moduleled_run(inputclk,//时钟100MHZ1/100000000=10nsinputrst_n
夏澄啊
·
2024-01-01 02:07
fpga开发
verilog
设计步进电机
要求:用100MHZ系统时钟设计四相单双八拍步进电机设计代码://四相单双八拍步进电机moduleStepMotorPorts(inputClk,inputRst_n,inputTurn,//Turn==1为正向转动Turn==0为反向转动outputreg[3:0]StepDrive);//实现250hz的计数reg[18:0]cnt;//为步进电机提供250hz的频率系统时钟100Mhz计数值
夏澄啊
·
2024-01-01 02:07
新手学习
fpga开发
Verilog
设计数字时钟
目录一、设计要求二、模块总和三、模块设计1.顶层模块2.秒分频模块3.秒计数模块4.分钟分频模块5.分钟计数模块6.小时分频模块7.小时计数模块8.数据分配数码管模块9.数码管显示模块10.管脚约束代码四、引脚分配一、设计要求1.利用NEXYS4DDR开发板设计一款数字时钟,能够正确显示时、分、秒;2.数字时钟为24小时进制;二、模块总和三、模块设计1.顶层模块moduledigital_cloc
夏澄啊
·
2024-01-01 02:07
项目设计
fpga开发
学习
经验分享
开发语言
FPGA——基于
Verilog
HDL语言的交通信号灯控制系统
1、系统设计要求该交通灯控制器用于主干道与支道公路的交叉路口,要求是优先保证主干道的畅通,因此,设计要求如下。1、平时处于“主干道绿灯,支道红灯”状态,只有在支道有车辆要穿过主干道时,才将交通灯切向“主干道红灯,支道绿灯”,一旦支道无车辆通过路口,交通灯又回到“主干道绿灯,支道红灯”的状态。2、主干道每次通行的时间不得短于1min,支路每次通行的时间不得长于20s,而这两个状态交换过程中出现“主干
陈曦子。
·
2024-01-01 02:37
fpga开发
Verilog
实现交通灯及
仿真
要求实现一个简单功能十字路口交通灯功能描述如下:S1状态25s,S2状态5s,S3状态25秒,S4状态5秒一、源代码状态机moduletraffic2(inputclk,inputrst_n,outputreg[2:0]light1,//[green,red,yellow]outputreg[2:0]light2,//[green,red,yellow]output[5:0]count);reg[
bgskip
·
2024-01-01 02:36
一位数字ICer的成长之路
fpga开发
verilog
什么是VHDL?一文带你了解VHDL语言
基于FPGA的SOC在嵌入式系统应用越来越广了,比较流行的硬件描述语言有两种
Verilog
HDL/VHDL,均为IEEE标准。VHDL如果有C语言基础的话就会比较容易上手。
IC修真院
·
2024-01-01 02:36
fpga开发
数字电路之
Verilog
红绿灯设计
数字电路之
Verilog
红绿灯设计一、题目要求二、分析题目三、开始设计四、结果分析五、最后的话写在前面:以下
仿真
实验设计应用的是XilinxVivado。
No_Lies
·
2024-01-01 02:05
数字电路
Verilog
程序人生
经验分享
其他
verilog
代码实现模拟交通灯
verilog
代码实现模拟交通灯题目要求如下模拟交通灯输入信号:时钟信号clk输出信号:东西向红黄绿灯信号r1、y1、g1以及南北向红黄绿灯信号r2、y2、g2设计要求:1、输出高电平表示相应灯点亮,低电平表示相应灯熄灭
半岛Hantou
·
2024-01-01 02:35
硬件工程
【FPGA】
Verilog
:BCD 加法器的实现 | BCD 运算 | Single-level 16 bit 超前进位加法器 | 2-level 16-bit 超前进位加法器
0x00BCD运算在BCD中,使用4位值作为操作数,但由于只表示0到9的数字,因此只使用0000到1001的二进制数,而不使用1010到1111的二进制数(don'tcare)。因此,不能使用常规的2'complement运算来计算,需要额外的处理:如果4位二进制数的运算结果在1010到1111的范围内,需要将6(即0110),添加到运算结果中。BCD运算例子0x01BCD加法器的实现
柠檬叶子C
·
2024-01-01 02:34
FPGA基础入门实践
verilog
BCD加法器
5—基于FPGA(ZYNQ-Z2)的多功能小车—软件设计—蓝牙串口
目录1.蓝牙模块介绍2.UART介绍3.
Verilog
代码:3.1Uart_RX模块:3.2分频模块:3.3Uart驱动模块3.4Uart控制模块4.总览1.蓝牙模块介绍我使用的是JDY-31蓝牙模块,
贡橙小白鼠
·
2024-01-01 02:33
fpga开发
Verilog
设计交通信号灯
目录一、设计要求二、模块总和三、模块设计1.顶层模块2.分频模块3.计数模块4.状态机模块5.倒计时模块6.数码显示模块7.约束代码四、引脚分配五、板上测试总结一、设计要求1.利用NEXYS4DDR开发板设计一款交通灯控制系统,能够显示红、黄、绿灯;2.交通灯控制系统具有秒表倒计时功能;3.我通过修改led六个分别表示主干道红绿黄和支干道红绿黄4.信号灯设计时间主干道绿灯,支干道红灯30s主干道红
夏澄啊
·
2024-01-01 02:32
项目设计
开发语言
fpga开发
学习
课程设计
经验分享
一文教你使用MDK开发工具
它不仅集成了强大的编译器、调试器和
仿真
器,还提供了丰富的软件库和示例代码,为开发者们带来了极大的便利。
良许Linux
·
2024-01-01 02:58
linux
后端
互联网
服务器
S7.Net与西门子PLC通讯
开发环境准备同时由于设备还未采购,没有设备进行测试开发,会安装一个
仿真
模拟器进行调试。
!chen
·
2024-01-01 01:43
.net
金三银四就要到还搞不懂 JVM 怎么办 (内有文档)
一、什么是JVMJVM是JavaVirtualMachine(Java虚拟机)的缩写,JVM是一种用于计算设备的规范,它是一个虚构出来的计算机,是通过在实际的计算机上
仿真
模拟各种计算机功能来实现的。
程序媛马小兮
·
2024-01-01 01:59
门店消费者行为学vr虚拟
仿真
训练系统提升实训效果
缺乏实践模拟,导致上岗员工在销售技巧、服务态度、应变能力等方面存在疏忽或不足,为了提高学员上岗就业能力水平,用更科学、有效的方式开展汽车营销培训,快速积累经验,基于VR虚拟现实制作的VR汽车营销消费者行为学虚拟
仿真
互动教学软件应运而生
VRARvrnew3d
·
2024-01-01 00:59
vr
虚拟仿真
公司
消费者行为
门店
虚拟现实
VR公司
街道洗扫车VR虚拟
仿真
展示创新了培训方式
VR虚拟
仿真
技术的出现,给企业提供全新、安全、高效的吸污车作业实操培训方案。
VRARvrnew3d
·
2024-01-01 00:29
vr
公司
汽车
3d虚拟展示
虚拟仿真
清扫车
MATLAB代码:基于非对称纳什谈判的多微网电能共享运行优化策略
MATLAB代码:基于非对称纳什谈判的多微网电能共享运行优化策略关键词:纳什谈判合作博弈微网电转气-碳捕集P2P电能交易交易参考文档:《基于非对称纳什谈判的多微网电能共享运行优化策略》完美复现
仿真
平台:
杰哥代码铺
·
2024-01-01 00:23
matlab
开发语言
基于非对称纳什谈判的多微网电能共享运行优化策略
基于非对称纳什谈判的多微网电能共享运行优化策略关键词:纳什谈判合作博弈微网电转气-碳捕集P2P电能交易交易参考文档:《基于非对称纳什谈判的多微网电能共享运行优化策略》完美复现
仿真
平台:MATLABCPLEX
「已注销」
·
2024-01-01 00:51
程序人生
复刻表值不值得买,一篇文章告诉你
复刻表实际上是一种新表,它通过模
仿真
正的经典款式和设计制作而成。复刻表通常是通过基于原革的设计、技艺、装置和工艺等方面模仿精英和复古时期的表制作的,通过多年来的发展,已逐渐进入了主流市场。
美表之家
·
2023-12-31 22:54
2022年4月股票行情分析
经慎重研究,由中国
仿真
学会主办,北京洞见未来会展有限公司承办的世界元宇宙大会将延期至2022年7月7日至9日在北京国家会议中心举办。”
逍遥猫
·
2023-12-31 21:37
西北工业大学计算机组成原理实验报告——
verilog
后两次
实验要求:掌握CPU流水线执行指令的过程和原理;对CPU流水线的各种冒险问题和解决方法有深入的了解;学习使用
Verilog
HDL语言实现流水线处理器,并进行调试,使其通过
xjsc01
·
2023-12-31 20:10
计算机组成原理实验
fpga开发
西北工业大学计算机组成原理实验报告——
verilog
前两次
实验目标掌握单周期CPU执行指令的流程和原理;学习使用
verilog
HDL语言实现单周期CPU,并通过功能
仿真
;提高设计实现较复杂硬件系统的能力;激发对硬件设计的兴趣。
xjsc01
·
2023-12-31 20:35
fpga开发
64点FFT处理器(含
verilog
源码)(上)
欢迎大家关注我的微信公众号:原文链接:64点FFT处理器(上)前言 截止2022年2月15日,中国科学院大学《高等数字集成电路分析及设计》课程终于完结,所以我计划分享几个自己完成的实践作业,供大家交流学习。设计收获对FFT/IFF算法有了清晰的理解因为本设计为结课大作业,所以我进行了比较详细的文档介绍,并在源码中增加了自动化测试脚本,方便读者快速复现。64点FFT处理器设计报告正文一、设计内容
夕文x
·
2023-12-31 20:31
硬件开发
fpga开发
fft
芯片
UVM中factory机制的本质
factory机制本质是对System
Verilog
中new函数的重载,其带来了如下好处:提供新的创建实例的方法:根据类名创建这个类的一个实例。
夕文x
·
2023-12-31 20:31
硬件开发
芯片
fpga开发
verilog
硬件工程
学习
快速乘法器的设计(含
verilog
源码)
设计收获对booth编码,wallace树,超前进位加法器原理有了充分的认识体会到了设计的巧妙性——booth编码后对进位值的处理学会了用
verilog
编写支持随机对比测试的testbench快速乘法器设计题目
夕文x
·
2023-12-31 20:01
硬件开发
fpga开发
实验四 单片机串口通信实验
实验内容与步骤基于串口的方式1,以
仿真
方式实现单片机的双机通信实验实验目标:单片机甲、乙双机串行通信,双机RXD和TXD相互交叉相连,甲机P1口接8个开关,乙机P1口接8个发光二极管;双方晶振均采用1
亚亚带我飞
·
2023-12-31 20:49
单片机
嵌入式硬件
c++
课程设计
《单片机原理与应用》课程课程实验报告实验三 定时计数+中断综合控制实验
(参考例7-1,
仿真
实现)2.实物实现上述功能(实验开发板实现,连接8只LED灯的输出端口需改成P2口)(现
亚亚带我飞
·
2023-12-31 20:19
单片机
嵌入式硬件
上一页
70
71
72
73
74
75
76
77
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他